完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
我在PR设计方面遇到了麻烦,所以我试图退后一步并在相同的条件下实现它,但没有PR约束。
我正在尝试使用相同的工具(PlanAhead)来保持尽可能多的变量。 我有一个.ngc,.edf和.ucf,我试图使用,但最初我不能创建仅使用静态逻辑的设计运行。 但是,通过将.edf标记为分区,然后将其作为分区删除,我有一些运气。 在此之后,我可以选择使用仅静态逻辑创建设计运行。 我创建了位文件,它似乎按照需要工作。 那么PlanAhead中允许的功能是什么,完成它的正确方法是什么? 以上来自于谷歌翻译 以下为原文 I had trouble with a PR design, so I'm trying to take a step back and implement it under the same conditions, but without the PR constraints. I'm trying to use the same tool (PlanAhead) to keep as many variables as possible the same. I have an .ngc , .edf and .ucf that I am trying to use, but initially I cannot create a design run with static logic only. However, I have had some luck, by marking the .edf as a partition, then removing it as a partiton. After this I have the option of creating a design run with static only logic. I created the bit file and it seems to work as desired. So is this functionality allowed in PlanAhead and what is the proper way to accomplish it? |
|
相关推荐
4个回答
|
|
是的,PlanAhead可以运行扁平流量。
你对这个流程有什么问题? 以上来自于谷歌翻译 以下为原文 Yes, PlanAhead can run the flat flow. What problem are you having with that flow? |
|
|
|
当我添加我的基本设计(.ngc),我的约束(.ucf)和与设计(.edf)一起使用的网表时,我无法运行实现。
如果我尝试,它会想几秒钟然后完成,但不会给我一个错误。 如果我查看“实施运行属性”,“分区”下没有模块。 为什么缺少静态模块? 我需要做一个步骤来生成这个吗? 以上来自于谷歌翻译 以下为原文 When I add my base design (.ngc), my constraints (.ucf) and a netlist that goes with the design (.edf) I can not run implementation. If I try, it thinks for a couple seconds and then is done, but doesn't give me an error. If I look in the "Implementation Run Properties" there are no modules under "Partitions". Why is it missing the static module? Is there a step I need to do to generate this? |
|
|
|
|
|
|
|
这听起来更像是PlanAhead使用问题,而不是实施工具问题。
您可以尝试设计输入论坛。 你也可以打开一个webcase。 以上来自于谷歌翻译 以下为原文 This sounds more like a PlanAhead usage issue than an Implementation Tool issue. You might try the Design Entry forum. You could also open a webcase. |
|
|
|
只有小组成员才能发言,加入小组>>
2379 浏览 7 评论
2794 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2261 浏览 9 评论
3335 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2427 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
755浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
543浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
364浏览 1评论
1960浏览 0评论
681浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-22 06:18 , Processed in 1.150629 second(s), Total 82, Slave 65 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号