完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
官方应用笔记an605介绍了如何同步多片DDS9854, 上图是在倍频至300M时的需满足的时序图,要求EXT I/O UPDATE CLK的上升沿发生在REFCLK上升沿的前0.3ns和后1.5ns之间。 我的问题是这一要求是否过于严格,我在ti器件中没有找到能满足如此高要求时序的d触发器。 还是我的理解错误?只需要满足EXT I/O UPDATE CLK同时发生在各片DDS即可吗? 期待您的解答。 |
|
相关推荐
1个回答
|
|
你的理解是正确的:要求EXT I/O UPDATE CLK的上升沿发生在REFCLK上升沿的前0.3ns和后1.5ns之间。
|
|
|
|
只有小组成员才能发言,加入小组>>
1003 浏览 2 评论
给ADUM4223 增加信号驱动15V电压就不正常, 波动很大会被烧是什么情况?
1393 浏览 2 评论
ADP5092 SYS端口为2.09V,但是REG_OUT为0是什么原因?
1941 浏览 1 评论
ad7193差分输入ain1与ain2差是正值时,读到电压与实际值误差小,但为负值值,误差就变的很大
4275 浏览 2 评论
9068 浏览 1 评论
ADC3442采集,分析数据出现有规则毛刺,请问是哪方面的问题啊?
1550浏览 3评论
AD7190状态寄存器一直是0x80,连续转换模式下RDY不拉低
1700浏览 2评论
1003浏览 2评论
1681浏览 2评论
给ADUM4223 增加信号驱动15V电压就不正常, 波动很大会被烧是什么情况?
1393浏览 2评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-27 06:18 , Processed in 0.671819 second(s), Total 78, Slave 62 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号