完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
电子发烧友论坛|
我正在使用Webpac 10.1。
我想要做的就是实现一个简单的门,并且“和”门有2个输入并将其转储到Spartan 3E。 如何在软件中配置它? 我的模拟成功,但我没有在董事会上运行。 交换机没有响应。 KHenry 以上来自于谷歌翻译 以下为原文 I'm using Webpac 10.1. All I want to do is implement say a simple gate like and "and" gate with 2 inputs and dump it to a Spartan 3E. How do I configure it in the software? My simulations succeed but I does not run on the board. There are no responses from the switches. KHenry |
|
相关推荐
2个回答
|
|
|
您是否在UCF文件中定义了引脚输出,以便将开关路由到正确的信号?
以上来自于谷歌翻译 以下为原文 Did you define your pin-out in the UCFfile so the switches are routed to the proper signals? |
|
|
|
|
|
这似乎是一个可能的罪魁祸首。
不要忘记输出(例如LED)的引脚分配(LOC约束)和相应的IOSTANDARD约束。 您可能还想查看以下内容: http://www.xilinx.com/cn/support/documentation/boards_and_kits/ug500.pdf(可编程逻辑设计快速入门指南)http://www.xilinx.com/support/techsup/tutorials/index.htm(Xilinx教程) ProjNav - >文件 - >打开示例 BT 以上来自于谷歌翻译 以下为原文 That would seem to be a likely culprit. Don't foget about the pin assignment (LOC constraint) for your output (e.g. LED) and the respective IOSTANDARD constraints. You may also want to review these: http://www.xilinx.com/support/documentation/boards_and_kits/ug500.pdf (Programmable Logic Design Quick Start Guide) http://www.xilinx.com/support/techsup/tutorials/index.htm (Xilinx Tutorials) ProjNav -> File -> Open Example bt
|
|
|
|
|
只有小组成员才能发言,加入小组>>
3118 浏览 7 评论
3407 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2873 浏览 9 评论
3966 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
3057 浏览 15 评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
1325浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
1167浏览 1评论
/9
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-12-1 20:26 , Processed in 0.509990 second(s), Total 44, Slave 37 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191

淘帖
339
