完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
嗨,我一直在与ISE webpack合作构建解码器系统一段时间。
我可以在模拟中验证我的设计并执行实施过程。 但我不知道如何进行硬件测试。硬件验证的一般设置是什么?提前感谢!zy 以上来自于谷歌翻译 以下为原文 Hi, I have been working with ISE webpack to build a decoder system for some time. I can verify my design in simulation and perform implementation process. But I have no idea how to perform hardware testing. What is the general setup for hardware verification? Thanks in advance! zy |
|
相关推荐
1个回答
|
|
也许您可以考虑使用JTAG进行硬件验证。
有许多JTAG软件供应商的程序可以将逻辑驱动到JTAG引脚,并强制I / O达到某个水平,然后采样其他I / O以查看输出是否符合预期值。 现在这是一个非常基本的测试,并受到JTAG频率的限制,因此它并不完美,但它是硬件验证方向的一个步骤。 以上来自于谷歌翻译 以下为原文 Perhaps you can look into doing hardware verification with JTAG. There are a number of JTAG software vendors that have programs that can drive logic into the JTAG pins and force I/Os to certain levels then sample other I/O to see if the output meets expected values. Now this is a very basic test, and is limited by JTAG frequency, so it isn't perfect, but it is a step in the direction of hardware verification. |
|
|
|
只有小组成员才能发言,加入小组>>
2380 浏览 7 评论
2797 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2262 浏览 9 评论
3335 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2428 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
755浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
543浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
365浏览 1评论
1961浏览 0评论
681浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-22 12:56 , Processed in 1.121379 second(s), Total 49, Slave 42 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号