完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
你好,团队,
在我们的设计中,我们使用P0/P1/P8/P32作为ADC输入,并且将电阻拉到每一个值为3K的引脚到VCORE(VCORE在睡眠期间是活动的)。 当处理器进入睡眠模式时,低功率电流大约在-500μA左右。 但是,当我们分离GPIO P0,从上拉,然后低功率电流下降到50-60UA。 有什么可以暗示的,原因是什么? 为什么P0似乎泄漏电流? 有什么推荐的配置吗? 谢谢你的问候, 哈里 以上来自于百度翻译 以下为原文 Hello team, In our design , we use P0/P1/P8/P32 as ADC input and Pull resistance to each pin of value 33K to Vcore (Vcore is active during Sleep). When processor enters Sleep mode, Low power current is around ~500uA. But when we isolate GPIO P0, from the pull up, then low power current drops to ~50-60 uA Could any suggest, what could be reason? Why P0 seems to leak current? Any recommended configuraiton ? THanks nad regards, hari |
|
相关推荐
1个回答
|
|
对于P0没有特别的要求,尽管这里的一些人提出了10K的上拉。你还看到这是深度睡眠吗?
在睡眠期间实现低功耗的GPIO设置 深睡眠状态下的GPIO状态 以上来自于百度翻译 以下为原文 There are no special requirement on P0 although some folks here suggested a 10K pull-up. Did you still see this is deep-sleep? GPIO Settings to achieve low power consumption during sleep GPIO state in deep sleep |
|
|
|
只有小组成员才能发言,加入小组>>
752个成员聚集在这个小组
加入小组2069 浏览 1 评论
1826 浏览 1 评论
3639 浏览 1 评论
请问可以直接使用来自FX2LP固件的端点向主机FIFO写入数据吗?
1760 浏览 6 评论
1510 浏览 1 评论
CY8C4025LQI在程序中调用函数,通过示波器观察SCL引脚波形,无法将pin0.4(SCL)下拉是什么原因导致?
508浏览 2评论
CYUSB3065焊接到USB3.0 TYPE-B口的焊接触点就无法使用是什么原因导致的?
358浏览 2评论
CX3连接Camera修改分辨率之后,播放器无法播出camera的画面怎么解决?
410浏览 2评论
357浏览 2评论
使用stm32+cyw43438 wifi驱动whd,WHD驱动固件加载失败的原因?
855浏览 2评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-23 01:27 , Processed in 0.867984 second(s), Total 79, Slave 62 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号