完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
大家好,我现在用的硬件是TMS320DM6467 HD 1080P EVM,软件是DVSDK 3.10。想问下这里与VPIF连接的TVP7002输入给6467的是什么格式的信号。看输入时钟是HD_CLKIN,是BT.1120格式 74.25MHz么?
|
|
相关推荐
4 个讨论
|
|
你好,谢谢你的回答。我这里芯片驱动初始化时设置的HPLL_divider寄存器值是0x6720。看TI提供的数据手册意思应该是the number of pixels per line为1650的意思吧。而且H-PLL control寄存器写入值为0xA0,PCLK值应该在70MHz-135MHz。EVM的encodedecode程序官网上是要求输入720P的信号的。现在我是否可以确定本DVSDK软件中设置的TVP7002输入给6467的HD_CLKIN信号(应该就是您说的PCLK吧)是74.25MHz呢?输入数据的分辨率应该也可以确定为1280x720吧? 输入格式上可能说的有点简单和重复,但这对我很重要,希望能够得到您的帮助,谢谢。 |
|
|
|
|
|
xiaojiazhu 发表于 2018-7-27 08:41 您说的HPLL_divider这个是时钟的分频。PCLK是由解码芯片提供给6467的。建议您可以下载一下TVP7002 EVM的配套调试软件,安装后里面有一个.cmd文件,用记事本打开,里面提供了多种分辨率的参考配置,您可以参考里面的寄存器配置。 |
|
|
|
|
|
WNTWCW417 发表于 2018-7-27 08:56 哦,我是想直接使用DVSDK 3.10这个软件,不用TVP7002而是在6467输入端直接给个信号,看能不能显示出来,所以问7002的数据格式。大体上讲6467与7002连接的只有Y/C16位信号和一个时钟信号,输入还是720P的,所以才想到是 74.25MHz 的 BT.1120信号。您所指的7002的配套调试软件不知道是不是CCS的测试软件,那里的循环显示测试文件夹中的.cmd文件我看了,好像没有对于分辨率的描述。而且这样感觉和 encodedecode 程序中7002的配置关系不大。 最后7002在这里是没有外接时钟的,时钟信号由内部产生。我想您所说的PCLK应该就是输入给6467的时钟信号DATACLK吧,否则没有别的解释了。TVP7002的数据手册我找了好久,只有对DATACLK引脚的简单描述没有对其具体数值配置的相关介绍,郁闷了。。。 |
|
|
|
|
|
只有小组成员才能发言,加入小组>>
315 浏览 1 评论
518 浏览 2 评论
NA555DR VCC最低电压需要在5V供电,为什么用3.3V供电搭了个单稳态触发器也使用正常?
758 浏览 3 评论
MSP430F249TPMR出现高温存储后失效了的情况,怎么解决?
643 浏览 1 评论
对于多级放大电路板,在PCB布局中,电源摆放的位置应该注意什么?
1115 浏览 1 评论
AT32F407在USART2 DMA发送数据时,接包接到了要发送的数据,程序还是处于等待传输完成的标识判断中,为什么?
1浏览 28评论
12浏览 23评论
请问下tpa3220实际测试引脚功能和官方资料不符,哪位大佬可以帮忙解答下
230浏览 20评论
请教下关于TAS5825PEVM评估模块原理图中不太明白的地方,寻求答疑
191浏览 14评论
两个TMP117传感器一个可以正常读取温度值,一个读取的值一直是0,为什么?
51浏览 13评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-19 18:12 , Processed in 0.780152 second(s), Total 50, Slave 44 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号