完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
`勇敢的芯伴你玩转Altera FPGA连载76:基于SignalTap II的超声波测距调试之SignalTap II配置特权同学,版权所有配套例程和更多资料下载链接:http://pan.baidu.com/s/1i5LMUUD 采样时钟设置 如图9.8所示,首先在“SignalConfiguration”下面设置采样时钟。点击Clock一列最后面的“…”按钮,弹出的“Node Finder”窗口中,设置Named为“*clk_100khz_en*”,设置Options下的Filter为“SignalTap II: pre-synthesis”,单击“List”按钮;接着在Nodes Found下面选中信号“clk_100khz_en”,单击“>”按钮添加到Selected Nodes中,作为我们的采样时钟;完成设置后点击OK。
图9.8 采样时钟选择 如图9.9所示,接下来设置采样深度(SampleDepth)为16K;触发类型(Type)为Continuous;触发的流控制(Trigger flow control)为Sequential;触发位置(Trigger position)为Pre triggerposition;触发条件(Trigger conditions)为1。
图9.9 采样和触发配置 采样信号设置 如图9.10所示,在空白区域,双击鼠标,随后弹出NodeFinder,选择Filter为“SignalTap II: pre-synthesis”,再单击“List”;然后再Nodes Found下面找到信号ultrasound_echo和ultrasound_trig,同时选中它们,再单击“>”按钮将其添加到Selected Nodes中,完成后点击OK。
图9.10 测量信号添加 触发条件设置 添加完采样信号,如图9.11所示,这里可以在ultrasound_echo信号的Trigger Conditions一列中,选择器触发条件为上升沿。
图9.11 采样信号 保存设置 接着我们可以点击菜单“FileàSave”,将当前设置保存为stp1.stp,当然最好是保存在当前工程文件夹下了,具体路径大家要记住,如笔者习惯于放到如图9.12所示的路径下。
|
|
相关推荐
1 个讨论
|
|
只有小组成员才能发言,加入小组>>
881个成员聚集在这个小组
加入小组4496 浏览 0 评论
特权同学 Verilog边码边学 Lesson01 Vivado下载与安装
2610 浏览 1 评论
玩转Zynq连载50——[ex69] FIR滤波器IP仿真实例
4291 浏览 2 评论
玩转Zynq连载49——[ex68] MT9V034摄像头的图像FFT滤波处理
5236 浏览 1 评论
玩转Zynq连载48——[ex67] Vivado FFT和IFFT IP核应用实例
5264 浏览 0 评论
1920浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-20 09:37 , Processed in 0.877975 second(s), Total 71, Slave 53 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号