完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
本帖最后由 一只耳朵怪 于 2018-5-28 16:59 编辑
目前正在优化系统 减小编码时延 发现从采集到显示 排除其他因素 系统有250ms左右的时延 看了下统计 swms和dei的时延都比较小,一共大约60ms 但是不确定dup是否会造成较大的时延,dup操作非常消耗内存或者硬件资源么? |
|
相关推荐
2个回答
|
|
你是否有调用了DSP? 如果有的话你可以先移除这部分看看
|
|
|
|
http://processors.wiki.ti.com/index.php/Latency_Measurement_on_Capture_Encode_Decode_Display_Demo
这个链接供参考 |
|
|
|
只有小组成员才能发言,加入小组>>
MSP430F249TPMR出现高温存储后失效了的情况,怎么解决?
531 浏览 1 评论
对于多级放大电路板,在PCB布局中,电源摆放的位置应该注意什么?
977 浏览 1 评论
577 浏览 0 评论
普中科技F28335开发板每次上电复位后数码管都会显示,如何熄灭它?
456 浏览 1 评论
993 浏览 0 评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-10-19 23:52 , Processed in 0.882965 second(s), Total 79, Slave 63 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号