完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
|
|
相关推荐
2个回答
|
|
[list]
[*]您好,我们这边用FPGA控制ADS8686S进行AD采集,做了40套产品,现在有两套出现,CONVST信号拉高后busy信号拉高,正常busy信号转换完成后拉低,出现异常时busy信号无法拉低,一致保持在转换模式, 我这边采用的是纯硬件配置模式,采样范围±10V 未启用通道序列器,通道选择通过FPGA选择,重新上电后恢复正常 SEQEN <= 1'b0; HW_RNGSEL< = 2'b11; 我时序图如下图所示(采样时序图1为10ns单位): 通道切换采样时序图: [img]https://file1.elecfans.com/web2/M00/00/98/wKgaomap6XGAFPmMAAANqffzFc0298.jpg[/img] 单次采样时序图: [img]https://file1.elecfans.com/web2/M00/00/98/wKgaomap6XOACwg7AAANyydcF_s804.jpg[/img] 原理图如下: [img]https://file1.elecfans.com/web2/M00/00/98/wKgaomap6XaAEpDDAAAhGUpptII587.jpg[/img] 后来发现时序图有点问题,CHSEL[2:0]通道切换和CONVST命令是同一个时钟启动的,手册要求CHSEL信号超前50ns,不知道是不是这个原因造成的,无法验证 [/list] |
|
|
|
根据您的描述,ADS8686S的busy信号异常拉高,无法退出。这可能是由于硬件或软件方面的问题导致的。以下是一些建议和解决方案:
1. 检查硬件连接:请确保所有连接都正确无误,包括电源、地线、信号线等。检查是否有短路或断路的情况。 2. 检查FPGA配置:请确保FPGA的配置正确,包括时序、通道选择等。您提到时序图可能存在问题,建议您重新检查并调整时序图,确保符合ADS8686S的数据手册要求。 3. 检查软件代码:请检查您的软件代码,确保CONVST信号的拉高和拉低操作正确无误。同时,检查通道选择代码,确保通道切换正确。 4. 检查电源:请确保ADS8686S的电源电压稳定,符合其工作电压要求。不稳定的电源可能导致busy信号异常。 5. 检查地线:请确保所有地线连接良好,避免地线环路干扰。 6. 检查ADS8686S芯片:如果以上方法都无法解决问题,可能是ADS8686S芯片本身存在问题。您可以尝试更换芯片,看是否能解决问题。 7. 检查环境因素:请检查您的工作环境,确保没有电磁干扰等影响信号的因素。 总之,您需要从硬件和软件两方面进行排查,找到问题所在,并进行相应的调整和修复。希望这些建议能帮助您解决问题。 |
|
|
|
只有小组成员才能发言,加入小组>>
NA555DR VCC最低电压需要在5V供电,为什么用3.3V供电搭了个单稳态触发器也使用正常?
690 浏览 3 评论
MSP430F249TPMR出现高温存储后失效了的情况,怎么解决?
604 浏览 1 评论
对于多级放大电路板,在PCB布局中,电源摆放的位置应该注意什么?
1059 浏览 1 评论
749 浏览 0 评论
普中科技F28335开发板每次上电复位后数码管都会显示,如何熄灭它?
527 浏览 1 评论
请问下tpa3220实际测试引脚功能和官方资料不符,哪位大佬可以帮忙解答下
170浏览 20评论
请教下关于TAS5825PEVM评估模块原理图中不太明白的地方,寻求答疑
132浏览 14评论
在使用3254进行录音的时候出现一个奇怪的现象,右声道有吱吱声,请教一下,是否是什么寄存器设置存在问题?
129浏览 13评论
TLV320芯片内部自带数字滤波功能,请问linein进来的模拟信号是否是先经过ADC的超采样?
125浏览 12评论
GD32F303RCT6配置PA4 ADC引脚,将PA2代替key功能,PA2连接时无法实现预期功能,为什么?
60浏览 10评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-28 01:08 , Processed in 0.750883 second(s), Total 51, Slave 44 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号