完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
电子发烧友论坛|
|
|
相关推荐
5个回答
|
|
|
ILA 简介
集成逻辑分析仪 (Integrated Logic Analyzer :ILA) 功能允许用户在 FPGA 设备上执行系统内调试后实现的设计。当设计中需要监视信号时,应使用此功能。用户还可以使用此功能在硬件事件和以系统速度捕获数据时触发。 |
|
|
|
|
|
添加 ILA
1.使用 IP 添加 添加IP 例化IP,并将所需要的信号放入 Probe 里面 2.图形界面添加 给待测试的信号加上约束,防止被优化 在综合选项下点击set up debug,选择需要查看的信号即可 |
|
|
|
|
|
ILA 数据和波形的关系
1. hw_ila表示的是ila核 2. hw_ila_data表示保存在存储器中的ila文件 3. WCFG是波形配置(信号颜色,总线进制表示,信号顺序,marker等) 4. WDB是波形数据库(波形数据) |
|
|
|
|
|
ILA 失败情景
情景1:没有波形窗口 现象如下: WARNING: [Labtools 27-3123] The debug hub core was not detected at User Scan Chain 1 or 3. Resolution: 1. Make sure the clock connected to the debug hub (dbg_hub) core is a free running clock and is active OR 2. Manually launch hw_server with -e “set xsdb-user-bscan ” to detect the debug hub at User Scan Chain of 2 or 4. To determine the user scan chain setting, open the implemented design and use: get_property C_USER_SCAN_CHAIN [get_debug_cores dbg_hub]。 WARNING: [Labtools 27-1974] Mismatch between the design programmed into the device xc7z010_1 and the probes file E:/Xilinx/example/dma_sg_m/dma_sg_m.runs/impl_1/debug_nets.ltx. The device design has 0 ILA core(s) and 0 VIO core(s)。 The probes file has 1 ILA core(s) and 0 VIO core(s)。 Resolution: 1. Reprogram device with the correct programming file and associated probes file OR 2. Goto device properties and associate the correct probes file with the programming file already programmed in the device. 解决方法:查看 ILA 的时钟,如果不是自由时钟会出现这种问题,然后重启VIVADO软件,重新打开 情景2:有波形窗口没有波形 现象如下: 使用示波器查看ILA信号发现时钟频率发现是10M 分析:查看 Xilinx 手册发现JATG的时钟频率要比被ILA的时钟频率2.5倍低 解决方法1:修改 Hardware Target 的 JTAG 时钟频率 解决方法2:在TCL里面添加约束 |
|
|
|
|
|
上电后查看 ILA 信号
使用场景:flash偶尔在上电后读出来后出错,可以使用该方法。 一般情况下都是让要抓的事件延迟发生或者循环发生,方便调试。 如果实在要抓启动时的事件,按下面的步骤:(下面流程是ILA核在综合阶段不能浮空) 先把有ILA核的bit文件下进去,设置触发好条件 运行下面的Tcl命令把触发寄存器的值保存在tas文件中 %run_hw_ila -file ila_trig.tas [get_hw_ilas hw_ila_1] 打开实现后的implement工程 运行下面的Tcl命令把触发设置加到当前内存里已经布线的implement设计上去 %apply_hw_ila_trigger ila_trig.tas 注意:如果发生错误的话说明ILA核在综合过程中被flattened了,这时需要设置保留hierarchy重新综合实现。 直接用Tcl命令生成bit文件,不能点击生成bit命令,这样工程会认为implement发生了改动而全部重新布线。 write_bitstream trig_at_startup.bit 下载bit到芯片。 |
|
|
|
|
只有小组成员才能发言,加入小组>>
3115 浏览 7 评论
3405 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2870 浏览 9 评论
3961 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
3055 浏览 15 评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
1324浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
1166浏览 1评论
/9
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-12-1 09:45 , Processed in 0.934049 second(s), Total 80, Slave 63 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191

淘帖
437
