完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
电子发烧友论坛|
大家好,
如果有人可以在virtex 4上调试一个DDR2,那就太棒了。 我正在使用电源PC和PLB DDR IP。我可以看到所有DDR 2控制信号都出现在我们主板上的DDR 2内存上。 如果我查看来自DDR 2控制器的init_done信号它会如预期的那样高。如果我尝试将信息写入DDR,我可以看到DDR控制信号变为活动状态。 当我尝试读取DDR2时,它总是返回零,我没有看到DDR信号的任何活动。 如果我移除DDR 2模块,DDR 2控制器仍然会在内存不存在时将init_done信号设置为高电平。 如果DDR2内存不存在,那么init_done信号是否会变高? 任何有关使DDR 2工作的帮助将不胜感激 以上来自于谷歌翻译 以下为原文 Hi All, if anyone can give me advice on debugging a DDR2 on a virtex 4 it would be great. I am using the power PC and PLB DDR IP. I can see all the DDR 2 control signals coming out to the DDR 2 memory on a scope on our board. If I look at the init_done signal from the DDR 2 controller it goes high as expected. If I try to write info to the DDR , I can see the DDR control signals go active. When ever I try to read the DDR 2 it always returns zero and I dont see any activitiy on the DDR signals. if I removed the DDR 2 module and the DDR 2 controller will still set the init_done signal high even when the memory is not present. should the init_done signal go high even when the DDR 2 memory is not present ? any help on getting this DDR 2 working would be greatly appreciated |
|
相关推荐
1个回答
|
|
|
如果没有设备连接到控制器(FPGA),我不相信INIT_DONE信号应该变为活动状态。
我对内存控制器的EDK版本不是很熟悉。 MIG版本(应接近EDK但EDK较旧)在进行初始化后激活INIT_DONE,更具体地说是测试写入和读取以验证数据读取是否与写入的数据匹配。 如果没有连接设备并且在假设读取期间没有获得正确的数据,则INIT_DONE无效是没有意义的。 你有倒退信号的感觉吗? 这将是一些工作,但你可以尝试实现MIG版本...... 以上来自于谷歌翻译 以下为原文 I do not believe the INIT_DONE signal should go Active if no devie is connected to the controller (FPGA). I am not very familiar with the EDK version of the memory controller. The MIG version (which should be close to EDK but EDK is older) activates INIT_DONE after doing initialization and more specifically a test write and read to verify the data read matches the written data. It doesn't make any sense for the INIT_DONE to be active if the device is not attached and it doesn't get the proper data during the supposed read.Do you have the sense of the signal backwards? It would be some work, but you could try to implement a MIG version... |
|
|
|
|
只有小组成员才能发言,加入小组>>
3118 浏览 7 评论
3407 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2873 浏览 9 评论
3966 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
3057 浏览 15 评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
1325浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
1167浏览 1评论
/9
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-12-1 17:21 , Processed in 0.641275 second(s), Total 72, Slave 55 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191

淘帖
1573
