完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
你好,
我想将来自子板的数据连接到zynq处理器的GPIO。 为此,我可以在zynq 7000Soc和ISE设计套装等上使用许多软件,如vivado,linux。 最新的Vivado有一些问题,我不能等到新版本在市场上可用(很可能将在10月发布)所以我没有使用它。 任何机构都能告诉我哪种方法是通过LPCFMC将这个GPIO连接到子板的最简单方法。 提前致谢 赛斯 |
|
相关推荐
3个回答
|
|
你在使用任何XIlinx板吗?
如果是,那个电路板部件号是多少? _______________________________________________如果有助于解决您的查询,请将此帖子标记为“接受为解决方案”。 因此,它将有助于其他论坛用户直接参考答案。如果您认为该信息有用且面向答复,请给予此帖子称赞。 |
|
|
|
|
|
|
|
ISE Design Suite最新版本支持Xilinx FPGA,包括Zynq,Virtex-7 FPGA。
没有问题。 EK-V7-VC707具有virtex-7 FPGA(没有Zynq)。 我相信你的查询是关于Zynq处理器。 _______________________________________________如果有助于解决您的查询,请将此帖子标记为“接受为解决方案”。 因此,它将有助于其他论坛用户直接参考答案。如果您认为该信息有用且面向答复,请给予此帖子称赞。 |
|
|
|
只有小组成员才能发言,加入小组>>
2177 浏览 7 评论
2614 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2084 浏览 9 评论
3155 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2202 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
444浏览 1评论
1536浏览 1评论
在使用xc5vsx95T时JTAG扫片不成功,测量TDO无信号输出
2183浏览 0评论
513浏览 0评论
1653浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-5-8 02:09 , Processed in 1.194854 second(s), Total 82, Slave 66 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号