发 帖  
  • 回答了问题 2020-8-7 07:18

    怎么做才能产生差分信号?

    milosz.malczak@gmail.com为了输出LVDS_25信号,需要连接到VCCO为2.5V的Bank。 不确定,但我相信Zedboard有几个可以调整电压的Bank。 您可以登记您的Zedboard Schematic。 ---------------------------------------- ...
  • 回答了问题 2020-8-7 06:46

    怎么做才能产生差分信号?

    milosz.malczak@gmail.com除了上述内容,如果您注意到Zed板上的Bank 13的VCCO(您的引脚AB7所在)连接到3.3V固定。 对于LVDS_25(IO标准),您需要VCCO为2.5V。 -------------------------------------------------- ...
  • 回答了问题 2020-8-6 10:44

    PicoZed 7030接口LVDS 1.8V至2.5V LVDS LTC2323能实现吗?

    ST @ 510 如果Zynq - > ADC: 检查Zynq的VOD,VOCM以及它们是否在ADC的VID,VICM范围内,那么你应该好好去。 如果没有,你将需要交流耦合& 直流偏置电路与它们接口。 对于ADC - > Zynq,反过来说 ------------- ...
  • 回答了问题 2020-8-6 10:03

    DDR内存无法正常工作怎么解决?

    @tat_uninova其他测试传递表明您的BIST设置正常。 一个很好的测试是将Memory模块与新模块交换,因为只有Memory BIST失败。 您提到其他具有不同设置的内存控制器的项目也无法正常工作,因此安装新的DIMM将是一个很好 ...
  • 回答了问题 2020-8-6 09:41

    DDR内存无法正常工作怎么解决?

    @tat_uninova 其他接口测试怎么样? 他们在路过吗? 请在拆卸时仔细检查内存模块,然后将其重新放回DIMM模块,以消除任何连接问题。 仅供参考,因为它是在2013年5月购买的,因此不在保修范围内。 ------------------ ...
  • 回答了问题 2020-8-6 09:05

    DDR内存无法正常工作怎么解决?

    @tat_uninova DDR早些时候工作了吗? 董事会多大了? -------------------------------------------------- -------------------------------------------------- ----------------没有一个愚蠢的问题。 随意问, ...
  • 回答了问题 2020-8-5 14:21

    求XC7K325T-FFG676(Kintex-7)的文档?

    @sourajitjash你到底想要做什么? 您是否尝试从定制板上移植设计到KC705eval板? 如果是这样, 您是否完全了解设计,因为这可以帮助您轻松映射KC705上的信号? 你有自定义板的原理图吗? 如果对上述两种情况都回答是 ...
  • 回答了问题 2020-8-5 13:04

    什么是精确的IO端口阻抗?

    @ maheen_189DCI是控制阻抗的最佳方法,因为它可以解决PVT条件下的阻抗变化。 但是,它仅适用于HP Banks。 Q1。 这家银行是惠普还是人力资源? 如果您使用LVCMOS33,它只能在HR Bank中。 Artix 7只有人力资源银行 Q ...
  • 回答了问题 2020-8-5 12:39

    什么是精确的IO端口阻抗?

    @ maheen_189你需要使用IBIS模型来确定它。 6mA至8mA一般给出约50欧姆的阻抗。 有关此主题的更多信息,请查看以下主题 https://forums.xilinx.com/t5/7-Series-FPGAs/Output-impedance-of-HP-bank-IO-signals/td-p/ ...
  • 回答了问题 2020-8-5 11:07

    为什么peak2peak值如此之高?

    @sevenclock 你能发布你的scopeshot吗? 你在FMC LPC连接器上连接了什么板? -------------------------------------------------- -------------------------------------------------- ----------------没有一个 ...
  • 回答了问题 2020-8-5 08:53

    FPGA如何获得外部输入信号?

    @alexstyle很高兴听到这个。 猜猜你准备将外部信号连接到J31。 请记住,浮动这些引脚(在J31上)会使FPGA上的信号为高电平。 请关闭此帖子,将最有益的帖子标记为“接受为解决方案”,以便其他用户受益。 ---------- ...
  • 回答了问题 2020-8-5 08:23

    FPGA如何获得外部输入信号?

    @alexstyle根据我的理解,你有LCD_DB6_LS,LCD_DB5_LS,LCD_DB4_LS作为输入到FPGA和LCD_DB6,LCD_DB5,LCD_DB4在标题上用于外部驱动5V信号。 在第一个快照中,我相信LCD_DB6,LCD_DB5,LCD_DB4是浮动的,即没有提供 ...
  • 回答了问题 2020-8-5 07:29

    FPGA如何获得外部输入信号?

    @alexstyle很高兴听到这个。 猜猜你准备将外部信号连接到J31。 请记住,浮动这些引脚(在J31上)会使FPGA上的信号为高电平。 请关闭此帖子,将最有益的帖子标记为“接受为解决方案”,以便其他用户受益。 ---------- ...
  • 回答了问题 2020-8-4 11:25

    如何将arduino设置为奴隶?

    @rowesca如果你可以分享Arty板上哪些引脚你正在驾驶SCL& SDA和IIC总线上有多少个从站。 如前所述,您是否尝试使用示波器探测线条? -------------------------------------------------- ------------------- ...
  • 回答了问题 2020-8-4 11:08

    如何将arduino设置为奴隶?

    @rowesca你确定IIC命令正在通过吗? 您是否尝试在示波器上探测IIC线并查看交易? -------------------------------------------------- -------------------------------------------------- ----------------没有 ...
ta 的专栏
关闭

站长推荐 上一条 /7 下一条

返回顶部