发 帖  
  • 回答了问题 2019-5-29 17:07

    如何对无源UHF RFID电子标签系统设计进行分析?

    4、检错纠错 在使用UHF RFID技术传输数据时容易受到外界的干扰,导致数据发生改变,使结果产生错误,所以有必要引进检错纠错技术,通过检错纠错可以通过采取一定的措施对改变的数据进行校正,比较常用的技术有奇偶校 ...
  • 回答了问题 2019-5-6 09:10

    怎么将数据加载到FPGA的内存中

    是的我对co-sim有点了解,我认为有些处理是在软件中完成的,有些是在硬件中。 有没有任何解决方案我共同模拟? 当然,我所做的就是硬件协同SIM允许您通过JTAG或以太网直接从Matlab工作区向目标FPGA发送数据,并为您 ...
  • 回答了问题 2019-5-6 08:06

    怎么将数据加载到FPGA的内存中

    真的需要更多关于你要做什么的信息,但做出一些假设...你说数据是.mat文件格式。 你知道sysgen中的硬件co-sim吗? www.xilinx.com 以上来自于谷歌翻译 以下为原文 Really need more information about what you'r ...
  • 回答了问题 2019-4-24 12:12

    如何更改ILA上的时钟边沿

    啊,我明白了。 如果您刚刚定义了clk_inverted并选择它作为ILA的时钟并且仍然在逻辑的其余部分使用falling_edge(clk),该怎么办? www.xilinx.com 以上来自于谷歌翻译 以下为原文 Ah I see.   What if you jus ...
  • 回答了问题 2019-4-24 11:54

    如何更改ILA上的时钟边沿

    您好,不完全是您的问题的答案,但我很好奇您为什么要这样做? www.xilinx.com 以上来自于谷歌翻译 以下为原文 Hello, Not exactly an answer to your question, but I'm curious why you would want to do that ...
  • 回答了问题 2019-4-23 15:27

    关于Zynq FPGA部分ARM协处理器的应用笔记

    此设计可能有所帮助:https://www.xilinx.com/support/answers/58582.html www.xilinx.com 以上来自于谷歌翻译 以下为原文 This design might help: https://www.xilinx.com/support/answers/58582.htmlwww.xili ...
  • 回答了问题 2019-4-23 11:32

    LED点亮的疑惑

  • 回答了问题 2019-4-17 08:18

    请问pcb叠罗汉式板子对有电路影响吗?

    一般低速,低压的板子都没什么问题,主要考虑有没有电磁干扰,温度传到,信号传输几个问题即可
  • 回答了问题 2019-4-16 10:39

    TFT显示一片白屏

    我有同样的问题,芯片都已经重新烫了下,还是白屏,接收到的是8999,程序里用8989初始化可以显示背景色,字符还是以雪花状出现,现在怀疑是外部干扰了,正在想是啥原因 ...
  • 回答了问题 2019-4-15 10:38

    FFT的不动点乘法

    你好, 这是定点DSP的标准问题。 生活中的一个事实是,您必须权衡资源利用的准确性。 如果您拥有无限的资源,您可以获得无限的SNR。 但你没有,所以你不能:)。 我会说你问题的答案取决于你的观点。 如果您是一名不了 ...
  • 回答了问题 2019-4-15 10:26

    FFT的不动点乘法

    你好, 这是定点DSP的标准问题。 生活中的一个事实是,您必须权衡资源利用的准确性。 如果您拥有无限的资源,您可以获得无限的SNR。 但你没有,所以你不能:)。 我会说你问题的答案取决于你的观点。 如果您是一名不了 ...
  • 回答了问题 2019-4-12 15:17

    是否有任何描述SDK具有的所有功能的文档?

    嗨! UG647中记录了库。 对于特定于IP的驱动程序,安装中每个IP的驱动程序文件夹中都有一个doc目录。 该目录应该有一个带有API文档的index.html(当您打开.mss文件时,您也可以通过SDK中的“文档”链接来实现)。 ww ...
  • 回答了问题 2019-4-12 14:56

    有没有一种标准的方式到达PL AXI-Lite总线?

    是的,我认为*你遇到的问题是M_AXI_GP端口的设计并不是为CPU提供最低的延迟。 GP端口真正用于基本控制。 通过直接连接到SCU,ACP端口具有最低的CPU延迟。 相比之下,如果您查看UG585的图5-1并按照从A9寄存器到M_AXI ...
  • 回答了问题 2019-4-12 14:16

    有没有一种标准的方式到达PL AXI-Lite总线?

    在我提升BVALID之后,主机立即将BREADY置为低电平四个时钟周期(可能是它正在考虑的事情?),但令人惊讶的是,下一个数据直到前一个周期后的19个周期(100Mhz)才到达... 好像很生气。 我对你所描述的内容并不完全 ...
  • 回答了问题 2019-4-12 14:09

    有没有一种标准的方式到达PL AXI-Lite总线?

    你好李, 我认为这里的技巧是使用awready / wready来控制情况。 这些规范要点几乎涵盖了你: •在断言AWVALID或WVALID之前,主设备不得等待从设备断言AWREADY或WREADY •在声明AWREADY之前,从设备可以等待AWVALID或 ...
ta 的专栏
关闭

站长推荐 上一条 /6 下一条

返回顶部