发 帖  
  • 回答了问题 2019-8-22 10:08

    电路静电放电及EMI设计,需要重点考虑有哪些要点?

    运营 华强聚丰
    静电放电(ESD)是从事硬件设计和生产的工程师都必须掌握的知识。很多开发人员往往会遇到这样的情形:实验室中开发的产品,测试完全通过,但客户使用一段时间后,即会出现异常现象,故障率也不是很高。一般情况下, ...
  • 回答了问题 2019-8-16 09:52

    USB Type-C 主机连接器电路设计有哪些要点?

    在为上述插座连接器供电时,USB 主机和设备之间有一个简短的握手协议,决定了提供多大的电源。IC 可以处理 USB 灌入至拉出连接,使得这个过程对开发人员来说是透明的。 STMicroelectronics 的 STUSB1700 USB Type-C ...
  • 回答了问题 2019-8-12 16:20

    如何设计宽频带天线?

     本文通过分析地板宽度W7、辐射贴片处的横条宽度W3、辐射贴片与地板之间的缝隙W4、U形片的W2长度以及L形片的L4长度等几个参数的变化对天线S11频率特性的影响,经过一系列的优化对比,得出以下数据,如表1所示。优化 ...
  • 回答了问题 2019-8-5 06:45

    怎么解决电流采样电路电流过大问题?

    帮顶。
  • 回答了问题 2019-7-28 22:33

    运放电路的实物电路,为什么输出电压没有放大?

    学生
    输出电压不在一定范围
  • 回答了问题 2019-7-26 14:26

    请问gd->jt[XF_get_version]中的XF_get_version是在哪里定义的?

    不知道你是看的哪个version的Uboot,我从差不多2012.04的版本看到是这样的:arch/arm/lib/borad.c:     board_init_r         jumptable_init commom/exports.c: #include #define EXPORT_FUNC(sym) gd-> ...
  • 回答了问题 2019-7-26 14:21

    嵌入式设计中,如何评估最适合应用的 RTOS?

    运营 华强聚丰
    RTOS 的使用技巧与诀窍 每款 RTOS 都有各自的“技巧与诀窍”,但有几条经验法则可以普遍应用于各款 RTOS: [*]静态分配任务和 RTOS 对象。动态分配任务和对象需要使用内存分配程序 (malloc()),而这具有非确定性, ...
  • 回答了问题 2019-7-26 14:13

    Xerafy Metal Skin柔性金属标签应用

    金属标签的需求不断增长,制造商们也开始全力开拓这方面的市场。他们运用一些已知材料来设计inlay,希望能够减少射频干扰。但这样的设计大大增加了标签的生产成本。制造商即使生产出了性能合格的标签,标签的售价也 ...
  • 回答了问题 2019-7-25 14:13

    SAR测量系统的优势和功能

    cSAR3D cSAR3D(图2)最新的数组系统用于最新标准IEC62209-3,此标准目前正在发展当中。此系统运用向量数组用不到一秒的时间去获取完全SAR的分布。电场的传感器被放置在身体和头部模型中的固定位置以进行非常快速的量 ...
  • 回答了问题 2019-7-22 11:24

    请问lwip tcp client连不上电脑该怎么办?

    帮顶....
  • 回答了问题 2019-7-18 11:43

    请问MPU9250姿态融合但航向角不正确该怎么办

    我也碰到了这个问题,怀疑是不是算法的问题
  • 回答了问题 2019-7-18 11:25

    使用长Verilog代码的XST有什么错误?

    嗨......对不起回复很晚......是的,代码正在处理预期的频移水平,即最大约2.5 MHz。 4Ghz时钟,3.5GHz的精度更高。 感谢您的帮助,我真的无法在没有您的建议的情况下测试电路板。 以上来自于谷歌翻译 以下为原文 ...
  • 回答了问题 2019-7-18 10:58

    使用长Verilog代码的XST有什么错误?

    嗨,我只有两块板用于原型设计,所以我并没有真正坚持斯巴达6.正如你之前计算的那样,我的原始代码适合95%的LX150设备和4824kb RAM,所以我可以安全使用 Virtex 6器件如XC6VLX760具有25,920kB RAM?我更喜欢将FPGA ...
  • 回答了问题 2019-7-18 10:33

    使用长Verilog代码的XST有什么错误?

    嗨,我是fpga上这种数字设计的初学者,我承认我选择了错误的设备而没有给出任何外部资源。 正如我之前所说,我已经测试了简化代码,我从未想过只增加输入位可能需要这么多资源。 但是多亏了你,你已经展示了实现相同 ...
  • 回答了问题 2019-7-18 10:08

    使用长Verilog代码的XST有什么错误?

    准确性:嗨,这是准确的但仍不足以满足我的应用需求。 例如,我的应用程序是生成可编程微波频率,我正在使用一个单独的PLL乘法器芯片(8位adata [7:0]从FPGA转到此PLL),如前所述.PLL倍增'fout'值 使用adata [7:0 ...
ta 的专栏

谁来看过他

关闭

站长推荐 上一条 /9 下一条

返回顶部