FPGA|CPLD|ASIC论坛
直播中

xianuser2012

12年用户 277经验值
擅长:可编程逻辑
私信 关注
[经验]

NVMe高速传输之摆脱XDMA设计32:寄存器功能验证与分析2

(3) 边界测试结果
测试步骤 4 对应波形如图 1所示, 寄存器最大值为 64’hFFFFFFFFFFFFFFFF,到达最大值后一个时钟周期后翻转回 0, 在随机时刻使用 force 将寄存器赋值临近最大值, 当寄存器达到最大值后, 翻转回到 0, 读取数值为 0, 仿真行为符合设计预期.
寄存器边界1.png
图1 寄存器边界测试仿真波形图

(4) 功能测试结果
测试步骤 5 对应打印信息如图 2 所示, 由于此步骤波形跨度较大因此使用打印信息展示。 在 24618ns 时刻读取寄存器值为 64’h1F, 在 79434ns 时刻读取寄存器值为 64’h35A7, 计算时间差值除以 4 等于寄存器两次读取差值, 仿真行为符合设计预期, 测试通过。
寄存器功能测试信息.png
图2 寄存器功能测试打印信息图

B站已给出相关性能的视频,如想进一步了解,请搜索B站用户:专注与守望


更多回帖

发帖
×
20
完善资料,
赚取积分