NXP MCU 技术论坛
登录
直播中
吴湛
10年用户
836经验值
擅长:33391
私信
关注
[问答]
如何为DIFF_SYSCLK/DIFF_SYSCLK_B输入的LVDS电平?
开启该帖子的消息推送
时钟发生器
电阻器
嘿,
不幸的是,我必须为我的应用程序使用 LVPECL 时钟发生器,并且我试图弄清楚如何最好地将其转换为 DIFF_SYSCLK/DIFF_SYSCLK_B 输入的 LVDS 电平,这让我有些困惑。在查看了 LS1046 数据表、参考手册和设计清单,我似乎无法弄清楚是否需要对 LS1046 的输入进行外部偏置。数据表说我的 CM 电压必须在 50mV - 1570mV 之间,但在第 5.33 节的设计清单的图 23 中,它只显示了两个电阻器网络并且没有外部偏置。
为此设计的正确方法是什么?
更多回帖
rotate(-90deg);
回复
相关问答
时钟发生器
电阻器
DIFF
_SSTL15由
LVDS
驱动的问题如何解答
2020-07-17
10041
求分享有关LS1046的参考时钟电压
电平
的说明
2023-03-28
380
求分享符合LS1028A要求的任何HCSL部件
2023-03-27
251
如何使用
DIFF
?
2020-04-14
1440
如何在VHDL代码中实例化
LVDS
缓冲区吗?
2020-08-14
1821
BUFIO结构锁定导致的放置错误
2018-10-24
2718
怎么使用
LVDS
IO引脚作为1位ADC?
2019-02-26
2795
VC707评估套件上的时钟生成怎么实现?
2020-08-10
1679
系统时钟
SYSCLK
的配置
2021-10-20
3675
请问如何在Vivado中将
DIFF
_TERM设置为TRUE?
2020-07-24
15421
发帖
登录/注册
20万+
工程师都在用,
免费
PCB检查工具
无需安装、支持浏览器和手机在线查看、实时共享
查看
点击登录
登录更多精彩功能!
首页
论坛版块
小组
免费开发板试用
ebook
直播
搜索
登录
×
20
完善资料,
赚取积分