赛灵思
直播中

陈婧甄

8年用户 201经验值
私信 关注
[问答]

纯粹在PL上使用XADC能实现吗?

嗨,
我想纯粹在PL上使用XADC(convst + data)
我似乎需要使用DRP来获取转换后的值,对吧?
或者他们能以某种方式接受并行格式?
如果没有,是否有一些DRP的VHDL示例?
还有一个问题:
我想为每个设备使用两个XADC(Xynq)和一个ADC通道
我正在使用图表生成器。
虽然我选择通道1到另一个,例如通道8到另一个ADC
VP_VN引脚始终以框图显示。
这个可以吗 ?
问候,
泰罗

回帖(6)

黄彩萍

2020-8-10 07:00:07
我认为这与VP / VN是器件封装上的专用引脚是一致的。
AUX引脚可用于数字和模拟信号,因此它们就是您连接它们的方式。
Ken Chapman英国Xilinx主要工程师
在原帖中查看解决方案
举报

黄彩萍

2020-8-10 07:18:20
PicoBlaze包中提供了XADC参考设计,可从...下载
http://www.xilinx.com/ipcenter/processor_central/picoblaze/member/
特别是KCPSM6版本......
http://www.xilinx.com/ipcenter/processor_central/picoblaze/member/KCPSM6_Release9_30Sept14.zip
我希望你可以考虑在你的应用程序中使用PicoBlaze,因为它有多么小(约30个切片),并且它允许你配置操作它所连接的任何逻辑的简单方法。
无论如何,提供的XADCreference设计为您提供了源代码和参考资料,展示了如何在设计中实例化XADC并通过DRP读取各种寄存器。
也许您只是将这个设计作为起点,同时尝试XADC并调整以满足您的要求。
Ken Chapman英国Xilinx主要工程师
举报

乔军

2020-8-10 07:26:08
谢谢肯,
你能否检查另一个问题:
还有一个问题:
我想为每个设备使用两个XADC(Xynq)和一个ADC通道
我正在使用图表生成器。
虽然我选择,例如,通道1到另一个,例如通道8,到另一个ADC
VP_VN引脚始终以框图显示。
这个可以吗 ?
问候,
泰罗
举报

黄彩萍

2020-8-10 07:37:29
我不熟悉你所说的所有事情,但我不禁想到你(也许是我)误解了一些基本的东西。
每个7系列器件只有一(1)个XADC模块,但是一个XADC模块包含两(2)个模数转换器(ADC)。
因此,两个ADC的使用取决于您配置一个XADC块的方式。
在同一设计中不能有两个XADC块。
Ken Chapman英国Xilinx主要工程师
举报

更多回帖

发帖
×
20
完善资料,
赚取积分