完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
扫一扫,分享给好友
举报
eve_dancing
eve_dancing 发表于 2016-07-26 10:32 这个不是防ESD的,4.7k是下拉电阻,如果要防ESD,并联一个TVS管。
依然雯星
tony
wojioxiaolitao 发表于 2016-07-26 16:35 接电容的话,静电打进来,无法释放,直接打进芯片了,加上电阻后,通过下拉电阻将静电释放!
ws070109
依然雯星 发表于 2016-7-26 18:44 我们这边最后没有接地电容,换了一个4.7k的接地电阻。ESD的特点是大电压,小电流,时间短。所以这里主要就是要将这个大电压滤掉啊,我想不明白的是接地4.7k的电阻是如何做到滤除这个大电压的。还望指教
ws070109 发表于 2016-07-26 19:20 你是显示器那一行业的吧?我觉得你们公司RD和你水平也是不怎么样。
张三
GMCNN
GMCNN 发表于 2017-9-30 11:50 当有静电时候通过0.1uF吸收,4.7K释放。这样理解对吗
发布
有源晶振需要包地吗?如果需要像这样的有源晶振如何包地?
252 浏览 0 评论
5V供电情况下JFET前级放大电路怎么实现,JFET能不能先将信号放大到2-3mv,然后在用单运放进行1000倍左右放大?
2020 浏览 0 评论
充放电板子 线路引脚问题
1209 浏览 0 评论
USB Type-C的双角色端口(DRP)我这样设计可以吗?
752 浏览 0 评论
AD421环路输出,没有电流
1911 浏览 0 评论
电子发烧友网
电子发烧友论坛
查看 »
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-12-2 06:45 , Processed in 1.188973 second(s), Total 79, Slave 65 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com