完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
用edk的ip核设计设计了pcie工程,有几个问题想请教下各位,希望大家不吝指教!
1.我的理解是IPIF_BAR映射PC的主机地址,IPIF_BAR到DDR的传输就是一个PCIE传输过程(主机到板卡ddr), 所以DMA源地址设置为IPIF_BAR基地址,目标地址为DDR地址,不知道想法是否正确? 2.利用xps_timer测试传输效率,发现IPIF_BAR到DDR的dma传输速度只有20MByte/s,这也太低了,然后尝试将数据从DDR 传输到DDR,传输速度有100MByte/s,用chipscope测试了下,发现dma每传输16个DWORD之后就会休息很久(DDR到DDR休息 40个周期左右,IPIF_BAR到DDR休息超过100个周期),然后继续传输。每次传16个DWORD应该是burst_size设置为16的原因, 但是休息的时间比工作的时间都长,而且设置同样的情况下,两次传输休息的时间又不同,实在是有点不懂了。 希望有大大看到指教下啊!已经快崩溃了!谢谢! 补充内容 (2016-7-1 18:14): ps:DDR到IPIF_BAR的DMA传输速度也能到达100MByte/s左右,但是反过来就只有20MByte/s,懵圈了! |
|
相关推荐 |
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
1522 浏览 1 评论
助力AIoT应用:在米尔FPGA开发板上实现Tiny YOLO V4
1073 浏览 0 评论
2602 浏览 1 评论
2289 浏览 0 评论
矩阵4x4个按键,如何把识别结果按编号01-16(十进制)显示在两个七段数码管上?
2561 浏览 0 评论
2026 浏览 55 评论
6038 浏览 113 评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-28 13:18 , Processed in 0.535687 second(s), Total 67, Slave 51 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号