完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
扫一扫,分享给好友
ESD防护知识介绍
在CMOS 制程技术的成熟以及组件尺寸不断缩小,利用CMOS设计的高频电路已可达到系统所需求的效能,这使得CMOS 高频元件越来越受到重视。但随着CMOS 制程尺寸的缩小,闸极氧化层越来越薄,使得氧化层可靠度下降;MOS 组件信道长度越来越短,汲极源极的参杂浓度必须增加以有效防止通道的punch-through,伴随之而来的却是MOS 组件因浅接面的形成而导致对ESD 的防护能力下降。
举报
zengabing
九曲溪水
sdyyxdjh
Rockyang2012
meng19901003
peng02040204
大树
wk123321
tcsrz4
davide66
jltdz
yingang521
shijunzhan
laihui246
沙漏岸
吴青青
只有小组成员才能发言,加入小组>>
5221个成员聚集在这个小组
17626.6标准中关于CDN的疑问?以及实际钳注入测试中是否需要对AE和EUT同时接CDN?
7608 浏览 1 评论
电磁兼容58问,你能答对几道?
4348 浏览 2 评论
六个层次详解:电磁兼容分层与综合设计法
11228 浏览 1 评论
资深工程师剖析:先分析再设计两步走,攻破设备EMI问题
4593 浏览 4 评论
EMC设计方法论:电磁兼容分层与综合设计
4170 浏览 0 评论
求能力强 emc 整改工程师长期合作!!
PICE SWITCH芯片
1318浏览 0评论
2500浏览 0评论
电子发烧友网
电子发烧友论坛
查看 »
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-12-2 07:34 , Processed in 0.882296 second(s), Total 81, Slave 70 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com