完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
扫一扫,分享给好友
|
|
相关推荐
3个回答
|
|
|
要么延时错误,要么时序出问题,那逻辑分析仪或示波器抓抓波形看看
最佳答案
|
|
|
|
|
|
你的意思是你写了addr+R/W以后,在紧随其后的应答位上,从机拉低了SDA线,发出了ACK信号是么?如果是这样描述的,那么从器件就是应该发ACK,因为这帧数据是Master给Slave的,该Slave应答,详见I2C协议,如果不是这样描述的,请楼主继续描述问题。
|
|
|
|
|
茶缸子 发表于 2015-10-26 13:35 是响应了ack信号。是在scl从低电平到高电平的时候,从机将sda线拉低了,这里没问题。但是在从机拉低了sda电平后,我将scl再拉低,从机不释放sda线(还是低电平)。而且此时通过主机将设置sda高电平,sda电平还是低电平。 |
|
|
|
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
401 浏览 0 评论
533 浏览 0 评论
STM32F405驱动DS1302时钟模块,输出时间错乱该怎么排查?
4253 浏览 2 评论
stm32f405rgt6驱动DS1302ZN出现时间错乱问题
3059 浏览 1 评论
stm32用fsmc读取ad7606采集数据,数据不变,只有开发版复位才更新数据
2602 浏览 0 评论
/9
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-12-9 06:30 , Processed in 0.593416 second(s), Total 78, Slave 61 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191

淘帖
2372