完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
|
申请理由:因为DSP 对元件值的容限不敏感,受温度、环境等外部因素影响小; 容易实现集成;VLSI 可以分时复用,共享处理器;方便调整处理器的系数实现自适应滤波; 可实现模拟处理不能实现的功能:线性相位、多抽样率处理、级联、易于存储等;可用于频率非常低的信号。项目描述:在借鉴和吸收国内外示波器技术的基础上,设计了基于DSP的50MHz的数字示波器。本系统采用了DSP+FPGA的结构,充分利用DSP的高速信号处理能力,FPGA丰富的接口和强大的控制功能,使用液晶显示器显示。系统结构灵活,采用模块化设计,易于维护和扩展,液晶显示为用户提供了友好的界面。本文首先介绍了高速数据采集系统、时基电路和峰值检测电路的设计,利用FPGA构造FIFO和触发电路的方法,DSP与LC
|
|
相关推荐 |
|
TMS320C6748 板卡设计中是否一定需要有SDRAM或者DDR
2744 浏览 0 评论
1665 浏览 0 评论
4311 浏览 1 评论
【六岳微LY-F335开发板试用体验】epwm启动ADC并在OLED上显示结果
5183 浏览 0 评论
【六岳微LY-F335开发板试用体验】软件开发环境及调试下载
5192 浏览 0 评论
/9
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-12-17 14:29 , Processed in 0.628322 second(s), Total 66, Slave 48 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191

淘帖
1667