完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
扫一扫,分享给好友
|
刚学习FPGA,菜鸟一枚,想问问各位前辈,现在我需要用ALTERA 的MAXII CPLD驱动AD9235这款芯片,然后给AD芯片的时钟是直接就给20Mhz吗,因为买的是AD9235BRU-20,也就是采样频率是20Msps,在网上看到有人说“对高速ADC说,输入的时钟通常都是采样率了”,这么说我直接用20M的有源晶振,直接就可以通过CPLD驱动AD9235了吗?另外,不知道哪位大神有空,想请教下怎么用Verilog写的能驱动AD9235的程序,然后存到FIFO里,现在还没有什么思路,囧
|
|
相关推荐
3个回答
|
|
|
20M直接通过CPLD给ADC,驱动看手册直接写逻辑就好了,为什么学FPGA不直接选个FPGA,还选个CPLD呢,FPGA驱动个ADC也不用啥高成本的,一个四代的才二十多,加上辅助的一些也就几十
|
|
|
|
|
elecggmq 发表于 2015-8-28 13:19 主要是给的参考方案就是用CPLD,我也很无语,只能照章办事了 |
|
|
|
|
|
|
|
|
|
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
375 浏览 0 评论
NVMe over Fabrics 国产 IP:高性能网络存储解决方案
363 浏览 0 评论
130 浏览 0 评论
NVMe高速传输之摆脱XDMA设计54:如何测试队列管理功能2
397 浏览 0 评论
NVMe高速传输之摆脱XDMA设计53:如何测试队列管理功能
730 浏览 0 评论
4567 浏览 64 评论
/9
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-12-13 22:52 , Processed in 0.621200 second(s), Total 75, Slave 57 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191

淘帖
3027