完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
扫一扫,分享给好友
我有128路输入信号,需要对这组128路信号进行与操作,然后只要与的结果为低电平,马上对128路的信号进行全部采样;与的结果为高电平,则不进行采样。求问如何编写程序比较合理,主要考虑延时。
|
|
相关推荐
6个回答
|
|
没遇到过 不过在信号采集钱加一个与的器件来出发采集不知道行不行
|
|
|
|
128路几个板子上做呢
|
|
|
|
这个是以前的方案,现在改为软件内部实现,但软件内部实现担心延时导致有些信号丢失!咳! |
|
|
|
|
|
|
|
|
|
|
|
顶!d=====( ̄▽ ̄*)b
|
|
|
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
求FPGA 驱动控制ltc2271 或者 ltc2180 或者 ltc2190或者 ltc2202 的代码
982 浏览 0 评论
367 浏览 0 评论
求助:遇见诡异问题,FPGA模块A输出端口连接模块B输入后,模块A不能正常工作的
1156 浏览 1 评论
418 浏览 0 评论
1100 浏览 1 评论
3995 浏览 90 评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-8-7 05:20 , Processed in 0.637608 second(s), Total 82, Slave 65 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191