完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
最近在看到一个嵌入式硬件电路设计中网络部分电路是这样的:ARM9由于没有集
成MAC层,是用IO口直接与DM9000相连,达到目的。我就搞不懂这样设计的原理 是怎么样的?因为我的理解是CPU内嵌MAC控制器,外加PHY芯片才能实现。 |
|
相关推荐
3个回答
|
|
应该是用软件来模拟MAC层的时序,从而与物理层通信,但有点疑问的是MAC层时序如此复杂,软件模拟难度是不是很大?
|
|
|
|
DM9000集成MAC+PHY. CPU无MAC需用DM9000,如集成MAC。只需加PHY就好了
|
|
|
|
用总线的方式和DM9000进行通信
|
|
|
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
基于matlab FPGA verilog的FIR滤波器设计
376 浏览 0 评论
1153 浏览 0 评论
813 浏览 2 评论
313 浏览 0 评论
922 浏览 0 评论
3348 浏览 74 评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-7-7 08:30 , Processed in 0.666618 second(s), Total 75, Slave 59 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号