完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
扫一扫,分享给好友
新手刚刚开始学习FPGA。想做一个查表输出的正弦波。当用8个数据做初始化文件测试仿真的时候可以输出结果,但是我用64个正弦表的数据仿真时就会出错,测试程序上除了address的位宽其他都是一样的。找了好久都没找到问题,求给位前辈帮忙解答下。程序
LIBRARY ieee ; USE ieee.std_logic_unsigned.all ; USE ieee.std_logic_1164.all ; ENtiTY sin64_tb IS END ; ARCHITECTURE one OF sin64_tb IS component sin64 is port(address : IN STD_LOGIC_VECTOR (5 DOWNTO 0); clock : IN STD_LOGIC ; q : OUT STD_LOGIC_VECTOR (7 DOWNTO 0)); end component sin64; signal clock : std_logic:='0'; signal q: std_logic_vector(7 downto 0); signal address1: STD_LOGIC_VECTOR (5 DOWNTO 0):="000000"; constant ClockPeriod: time := 40 ns; begin process(clock) begin if clock'event and clock = '1' then address1<=address1+1; end if; end process; process begin clock <= '0'; wait for clockperiod/2; clock <= '1'; wait for clockperiod/2; end process ; u1: sin64 port map(clock=>clock,address=>address1,q=>q); END ; 错误信息 # Cannot continue because of fatal error. # HDL call sequence: # Stopped at G:/quartus9.0/quartus/eda/sim_lib/altera_mf.vhd 39199 Subprogram read_my_memory # called from G:/quartus9.0/quartus/eda/sim_lib/altera_mf.vhd 40690 Process MEMORY |
|
相关推荐
3个回答
|
|
无法继续,因为致命的错误 但是我看不出来哪里错了
|
|
|
|
已经解决了,我是rom读取初始化文件的路径错了。。。每次都要手动修改 |
|
|
|
怎么 我的可以仿真出来啊 是不是你的软件出问题了啊
|
|
|
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
1533 浏览 1 评论
1313 浏览 0 评论
矩阵4x4个按键,如何把识别结果按编号01-16(十进制)显示在两个七段数码管上?
1523 浏览 0 评论
925 浏览 0 评论
2317 浏览 0 评论
1457 浏览 35 评论
5666 浏览 113 评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-25 08:27 , Processed in 0.802461 second(s), Total 75, Slave 59 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号