完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
扫一扫,分享给好友
最近在使用Altera 的FIFO 核做缓存用,FIFO采用异步双时钟,但是在写数据过程中发现数据写不进去……,弄了好久也不知道怎么回事,我的wrclk,wrreq,data这些管脚的值是从另外一个芯片给进来的,从SignalTap上看边沿都对齐了……希望各位大大帮忙看看有什么解决办法么,
|
|
相关推荐
4个回答
|
|
|
|
|
|
复位正确不正确,第一次做FIFO的时候把复位搞成了低电平,折腾了好几天,后来看资料ATRLA的FIFO ipcore是高电平复位
|
|
|
|
应该是复位的问题,altera高复位有效
|
|
|
|
wrclk 有上上升沿就会写进去啊。。要不就是时序的问题
|
|
|
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
1333 浏览 1 评论
助力AIoT应用:在米尔FPGA开发板上实现Tiny YOLO V4
1041 浏览 0 评论
2408 浏览 1 评论
2113 浏览 0 评论
矩阵4x4个按键,如何把识别结果按编号01-16(十进制)显示在两个七段数码管上?
2376 浏览 0 评论
1878 浏览 49 评论
6017 浏览 113 评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-23 04:00 , Processed in 0.667591 second(s), Total 79, Slave 61 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号