完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
扫一扫,分享给好友
我们使用quartusII的fir ip核生成了一个滤波器,用AD采集了单频正弦信号输入,可是不管输入频率多少,滤波器的输出端口都没有输出,不知道这是为什么啊?
|
|
相关推荐
8个回答
|
|
我把生成的fir.v进行了一点儿修改,如下(fenpin是我自己写的一个module,经测试输出的clk1和和clk2都没有问题):
module fir ( clk, reset_n, ast_sink_data, ast_source_data, ast_sink_ready, ast_source_valid, ast_source_error, clk1, clk2); input clk; input reset_n; input [11:0] ast_sink_data; reg ast_sink_valid=0; reg ast_source_ready=0; reg [1:0] ast_sink_error=00; output [13:0] ast_source_data; output ast_sink_ready; output ast_source_valid; output [1:0] ast_source_error; output clk1,clk2; fenpin #(625,1,1) fp(clk,clk1); assign clk2=clk1; initial begin #10 ast_sink_valid<=1; ast_source_ready<=1; end fir_ast fir_ast_inst( .clk(clk), .reset_n(reset_n), .ast_sink_data(ast_sink_data), .ast_sink_valid(ast_sink_valid), .ast_source_ready(ast_source_ready), .ast_sink_error(ast_sink_error), .ast_source_data(ast_source_data), .ast_sink_ready(ast_sink_ready), .ast_source_valid(ast_source_valid), .ast_source_error(ast_source_error)); endmodule |
|
|
|
这是我们用signaltap抓取的,输出一直是0,ast_source_valid也一直是0,不知道是为什么啊? |
|
|
|
我把生成的fir.v进行了一点儿修改,如下(fenpin是我自己写的一个module,经测试输出的clk1和和clk2都没有问题):
|
|
|
|
|
|
|
|
可以通过编译的,就算没有initial这一点依然是没有任何输出的 |
|
|
|
同样的问题不知道怎么解决。。同求
|
|
|
|
我用quartus的FIR的IP核仿真输出全是高阻,是怎么回事啊?
|
|
|
|
IP核。。。.。。。
|
|
|
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
1831 浏览 1 评论
1567 浏览 0 评论
矩阵4x4个按键,如何把识别结果按编号01-16(十进制)显示在两个七段数码管上?
1792 浏览 0 评论
966 浏览 0 评论
2570 浏览 0 评论
1586 浏览 40 评论
5815 浏览 113 评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-4 03:04 , Processed in 1.246130 second(s), Total 56, Slave 47 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号