完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
如何进行PCI-Express的一致性测试和分析
泰克(中国)有限公司 高级应用工程师 曾志 摘要:PCI-Express串行标准越来越广泛地在计算机行业应用,作为芯片与芯片之间,系统与插卡之间,系统与系统之间的高速连接,由于不同设备可能由不同的厂商提供,为了保证设备之间可靠的互联互通,必须对其接口进行一致性测试。同时高速串行信号容易对系统内部或者外部产生EMI辐射和干扰,PCIE标准定义了SSC(扩频时钟)来减少EMI,但是SSC如果使用不当的话也可能会影响接口互联的可靠性。本文介绍如何根据PCIE的标准及其众多的子标准定义的测试规范和分析方法进行一致性测试,同时讨论如何对SSC(扩频时钟)进行验证和分析。 关键词:PCI-Express,PLL(锁相环),时钟恢复,眼图,抖动,模板,SSC(扩频时钟)。 引言:随着计算机及通讯设备的性能要求越来越高,传统的低速的并行总线如PCI等的数据吞吐量已经无法满足要求,PCI Sig组织联合了一线的芯片厂商和测试测量仪器厂商制定了PCI-Express Rev1.0的规范,将串行数据速率提高到2.5Gbps,数据带宽提高到32个Lane即80Gbps,而且明确要求对宣称支持该规范的芯片和接口进行一致性测试,在PCI-Express Rev1.0A的规范实施后,PCI Sig又对规范进行了更新,Release了PCI-Express Rev1.1的规范,对抖动测试方法作了修改。同时,对于PCI-Express在不同环境上的实现,又制定了相应的子规范,如Base,CEM,Express module,cable等。最近,PCI Sig组织在讨论和制定PCIE 2.0的规范,将数据速率提高到5Gbps.并制定了相应的眼图和抖动分析方法. PCI-Express规范的不同版本及其子规范有合起来有9个以上,往往使测试工程在对不同的PCIE实现选择何种标准无所适从。
MyXjlt8A.pdf
(391.3 KB, 下载次数: 17
)
|
|
相关推荐
|
|
[BR]测试是泰克的强项 这个测试很有用的
|
|
|
|
|
|
只有小组成员才能发言,加入小组>>
4019 浏览 0 评论
8603 浏览 0 评论
5994 浏览 0 评论
4162 浏览 1 评论
5228 浏览 0 评论
请问一下qspi mtsr引脚传输一次32bit后引脚不拉低怎么解决?
440浏览 2评论
694浏览 2评论
4929浏览 2评论
最近UJA1023开发遇到问题了,各位大神有谁知道可以替代这颗芯片的
618浏览 1评论
856浏览 1评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-26 04:26 , Processed in 0.850652 second(s), Total 76, Slave 57 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号