完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
扫一扫,分享给好友
library ieee;
use ieee.std_logic_1164.all; use ieee.std_logic_unsigned.all; entity mux1_8 is port ( SEL : in std_logic_vector( 3 downto 0); DATA_IN : in std_logic_vector( 7 downto 0) ; F : OUT std_logic_vector( 31 downto 0); P : OUT std_logic_vector( 9 downto 0)); end mux1_8; architecture behav of mux1_8 is begin PROCESS(SEL,DATA_IN) BEGIN IF SEL="1000" THEN F(31 DOWNTO 0) <= "00000000000000000000000000000000"; P(9 DOWNTO 0) <= "0000000000"; ELSIF SEL="1001" THEN F(7 DOWNTO 0) <= DATA_IN(7 DOWNTO 0); ELSIF SEL="1010" THEN F(15 DOWNTO 8)<= DATA_IN(7 DOWNTO 0); ELSIF SEL="1011" THEN F(23 DOWNTO 16)<= DATA_IN(7 DOWNTO 0); ELSIF SEL="1100" THEN F(31 DOWNTO 24) <= DATA_IN(7 DOWNTO 0); ELSIF SEL="1101" THEN P(7 DOWNTO 0) <= DATA_IN(7 DOWNTO 0); ELSIF SEL="1110" THEN P(9 DOWNTO 8) <= DATA_IN(1 DOWNTO 0); END IF ; END PROCESS; end; 小弟语法不好,小小的程序,编译出来就老是waring: Warning: Latch FWORD[16]$latch has unsafe behavior Warning: Ports ENA and CLR on the latch are fed by the same signal SEL[0] 实在搞不懂呀,怎么能避免latch长生呀? 怎么知道 latch有没有相同的信号提供给不同端口的门闩,还有怎么删除latch呀 望FPGA大佬帮指点一下!多谢了!! |
|
相关推荐
4个回答
|
|
{:12:}{:12:}{:12:}{:12:}{:12:}{:12:}{:12:}{:12:}
|
|
|
|
不错 可以来学习参考下 借鉴借鉴
|
|
|
|
这个问题已解决了,要在进程里添加CLK时钟信号,不然时钟或使能信号公用sel的一个信号,造成警告错误!{:20:}
|
|
|
|
看不懂,这是用什么编的
|
|
|
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
1673 浏览 1 评论
1428 浏览 0 评论
矩阵4x4个按键,如何把识别结果按编号01-16(十进制)显示在两个七段数码管上?
1644 浏览 0 评论
941 浏览 0 评论
2433 浏览 0 评论
1499 浏览 38 评论
5698 浏览 113 评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-29 03:36 , Processed in 0.552903 second(s), Total 77, Slave 60 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号