完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
|
相同的蜂鸟E203 IP在XILINX 的FPGA调试没有问题,但在gowin的FPGA调试出现了问题。
工程细节如下: 1.修改的顶层文件 module aic_rv32_gen ( //————————input clock———————— // clk—->K17 input wire clk, //————————reset signal———————— // rst_n—->M20 input wire mcu_rst, //MCU_RESET // Dedicated QSPI interface // output wire qspi0_cs, // output wire qspi0_sck, // inout wire [3:0] qspi0_dq, /* GPIOA++FUNCtiON: GPIOB++FUNCTION: 0—->PWM0_0 PWM2_0 1—->PWM0_1 PWM2_1 2—->PWM0_2 PWM2_2 3—->PWM0_3 PWM2_3 4—->PWM1_0 PWM3_0 5—->PWM1_1 PWM3_1 6—->PWM1_2 PWM3_2 7—->PWM1_3 PWM3_3 8--->QSPI1:SCK QSPI2:SCK 9--->QSPI1:CS QSPI2:CS 10--->QSPI1:DQ0 QSPI2:DQ0 11--->QSPI1:DQ1 QSPI2:DQ1 12--->QSPI1:DQ2 QSPI2:DQ2 13--->QSPI1:DQ3 QSPI2:DQ3 14--->I2C0:SCL I2C1:SCL 15--->I2C0:SDA I2C1:SDA 16--->UART0:RX UART1:RX 17--->UART0:TX UART1:TX 18--->UART2:RX 19--->UART2:TX */ // RX—->N18 // TX—->N20 inout wire uart0_rx, inout wire uart0_tx, // inout wire uart1_rx, // inout wire uart1_tx, // inout wire uart2_rx, // inout wire uart2_tx, //some leds // led1—-> T12 // led2—-> U12 // led3—-> V12 // led4—-> W13 inout wire gpioA_0, inout wire gpioA_1, inout wire gpioA_2, inout wire gpioA_3, // Key // PL_KEY2—->M19 inout wire gpioA_4, // 40P GPIO inout wire gpioA_5, //P18 inout wire gpioA_6, //P19 inout wire gpioA_7, //R19 //oled display inout wire gpioA_20, //OLED_DC Y14 inout wire gpioA_21, //OLED_RES V16 inout wire gpioA_22, //OLED_CLK U18 inout wire gpioA_23, //OLED_SDIN T17 inout wire gpioA_24, //VBAT R17 inout wire gpioA_25, //VDD W20 //some GPIO B // inout wire gpioB_0, // W16 // inout wire gpioB_1, // T16 // inout wire gpioB_2, // R16 // inout wire gpioB_3, // P16 // inout wire gpioB_4, // W14 // inout wire gpioB_5, // N17 // inout wire gpioB_6, // W19 // inout wire gpioB_7, // Y19 // rv_jtag // MCU_TDO—-> // MCU_TCK—-> // MCU_TDI—-> // MCU_TMS—-> // mcu_TCK // mcu_TDO // mcu_TMS // mcu_RST // mcu_TDI inout wire mcu_TCK, inout wire mcu_TDO, inout wire mcu_TMS, inout wire mcu_TDI //pmu_wakeup // inout wire pmu_paden, //PMU_VDDPADEN // inout wire pmu_padrst, //PMU_VADDPARST // inout wire mcu_wakeup //MCU_WAKE ); wire pll_locked; wire ck_rst; // All wires connected to the chip top wire dut_clock; wire dut_reset; wire dut_io_pads_jtag_TCK_i_ival; wire dut_io_pads_jtag_TMS_i_ival; wire dut_io_pads_jtag_TMS_o_oval; wire dut_io_pads_jtag_TMS_o_oe; wire dut_io_pads_jtag_TMS_o_ie; wire dut_io_pads_jtag_TMS_o_pue; wire dut_io_pads_jtag_TMS_o_ds; wire dut_io_pads_jtag_TDI_i_ival; wire dut_io_pads_jtag_TDO_o_oval; wire dut_io_pads_jtag_TDO_o_oe; wire [31:0] gpioA; wire [31:0] gpioB; wire [32-1:0] dut_io_pads_gpioA_i_ival; wire [32-1:0] dut_io_pads_gpioA_o_oval; wire [32-1:0] dut_io_pads_gpioA_o_oe; wire [32-1:0] dut_io_pads_gpioB_i_ival; wire [32-1:0] dut_io_pads_gpioB_o_oval; wire [32-1:0] dut_io_pads_gpioB_o_oe; wire dut_io_pads_aon_erst_n_i_ival; wire dut_io_pads_aon_pmu_dwakeup_n_i_ival; wire dut_io_pads_aon_pmu_vddpaden_o_oval; wire dut_io_pads_aon_pmu_padrst_o_oval ; wire dut_io_pads_bootrom_n_i_ival; wire dut_io_pads_dbgmode0_n_i_ival; wire dut_io_pads_dbgmode1_n_i_ival; wire dut_io_pads_dbgmode2_n_i_ival; //================================================= // Clock & Reset wire clk_8388; wire clk_16M; //wire CLK200MHZ;//GCLK wire CLK32768KHZ;//RTC_CLK / PLL sys_clk_gen ( .resetn (ck_rst ), .CLK_I_50M (clk ), .CLK_O_16M (clk_16M ), // 16 MHz, this clock we set to 16MHz .CLK_O_8M388 (clk_8388 ), .locked (pll_locked) );/ gowin_pll sys_clk_gen( .lock(pll_locked), //output lock .clkout0(clk_16M), //output clkout0 .clkout1(clk_8388), //output clkout1 .clkin(clk), //input clkin .reset(~ck_rst) //input reset ); clkdivider rtc_clk_gen( .clk (clk_8388 ),//generate 32.768KHz .reset (~pll_locked), .clk_out (CLK32768KHZ) ); assign ck_rst = mcu_rst; //=================SPI0 Interface================== // //IO_BUFF Signal // wire [3:0] qspi0_ui_dq_o; // wire [3:0] qspi0_ui_dq_oe; // wire [3:0] qspi0_ui_dq_i; // assign qspi0_sck = dut_io_pads_qspi0_sck_o_oval; // assign qspi0_cs = dut_io_pads_qspi0_cs_0_o_oval; // assign qspi0_ui_dq_o = { // dut_io_pads_qspi0_dq_3_o_oval, // dut_io_pads_qspi0_dq_2_o_oval, // dut_io_pads_qspi0_dq_1_o_oval, // dut_io_pads_qspi0_dq_0_o_oval // }; // assign qspi0_ui_dq_oe = { // dut_io_pads_qspi0_dq_3_o_oe, // dut_io_pads_qspi0_dq_2_o_oe, // dut_io_pads_qspi0_dq_1_o_oe, // dut_io_pads_qspi0_dq_0_o_oe // }; // assign dut_io_pads_qspi0_dq_0_i_ival = qspi0_ui_dq_i[0]; // assign dut_io_pads_qspi0_dq_1_i_ival = qspi0_ui_dq_i[1]; // assign dut_io_pads_qspi0_dq_2_i_ival = qspi0_ui_dq_i[2]; // assign dut_io_pads_qspi0_dq_3_i_ival = qspi0_ui_dq_i[3]; // IO_BUFF qspi0_IO_BUFF[3:0] // ( // .IO(qspi0_dq), // .O(qspi0_ui_dq_i),//buffer output // .I(qspi0_ui_dq_o),//buffer input // .T(~qspi0_ui_dq_oe)//high—-input; low—-output // ); //=================GPIO Interface================== /* IO_BUFF gpioA_IO_BUFF[31:0] ( .O(dut_io_pads_gpioA_i_ival), .IO(gpioA), .I(dut_io_pads_gpioA_o_oval), .T(~dut_io_pads_gpioA_o_oe) ); IO_BUFF gpioB_IO_BUFF[31:0] ( .O(dut_io_pads_gpioB_i_ival), .IO(gpioB), .I(dut_io_pads_gpioB_o_oval), .T(~dut_io_pads_gpioB_o_oe) ); */ //==================JTAG Interface==================== wire IO_BUFF_jtag_TCK_o; IO_BUFF IO_BUFF_jtag_TCK ( .O(IO_BUFF_jtag_TCK_o), .IO(mcu_TCK), .I(1’b0), .T(1’b1) //output ); assign dut_io_pads_jtag_TCK_i_ival = IO_BUFF_jtag_TCK_o ; wire IO_BUFF_jtag_TMS_o; IO_BUFF IO_BUFF_jtag_TMS ( .O(IO_BUFF_jtag_TMS_o), .IO(mcu_TMS), .I(1’b0), .T(1’b1) //output ); assign dut_io_pads_jtag_TMS_i_ival = IO_BUFF_jtag_TMS_o; IO_BUFF IO_BUFF_jtag_TDI ( .O(dut_io_pads_jtag_TDI_i_ival), .IO(mcu_TDI), .I(1’b0), .T(1’b1) ); wire IO_BUFF_jtag_TDO_o; IO_BUFF IO_BUFF_jtag_TDO ( .O(IO_BUFF_jtag_TDO_o), .IO(mcu_TDO), .I(dut_io_pads_jtag_TDO_o_oval), .T(~dut_io_pads_jtag_TDO_o_oe) ); //================================================= // Assignment of IO_BUFF “IO” pins to package pins // Pins IO0-IO13 // Shield header row 0: PD0-PD7 // Use the LEDs for some more useful debugging things. // assign pmu_paden = dut_io_pads_aon_pmu_vddpaden_o_oval; // assign pmu_padrst = dut_io_pads_aon_pmu_padrst_o_oval; //==================model select=================== // 0:internal ROM (0x0000_1000)~0x0000_1FFFF // 1:from QSPI_FLASH (0x2000_0000) assign dut_io_pads_bootrom_n_i_ival = 1’b0; //================================================= // assign dut_io_pads_dbgmode0_n_i_ival = 1’b1; assign dut_io_pads_dbgmode1_n_i_ival = 1’b1; assign dut_io_pads_dbgmode2_n_i_ival = 1’b1; // e203_soc_top dut ( //System CLOCK .hfextclk(clk_16M), .hfxoscen(), //RTC CLOCK.lfextclk(CLK32768KHZ), .lfxoscen(),//JTAG.io_pads_jtag_TCK_i_ival(dut_io_pads_jtag_TCK_i_ival),.io_pads_jtag_TMS_i_ival(dut_io_pads_jtag_TMS_i_ival),.io_pads_jtag_TDI_i_ival(dut_io_pads_jtag_TDI_i_ival),.io_pads_jtag_TDO_o_oval(dut_io_pads_jtag_TDO_o_oval),.io_pads_jtag_TDO_o_oe (dut_io_pads_jtag_TDO_o_oe),//GPIO A.io_pads_gpioA_i_ival(dut_io_pads_gpioA_i_ival),.io_pads_gpioA_o_oval(dut_io_pads_gpioA_o_oval),.io_pads_gpioA_o_oe (dut_io_pads_gpioA_o_oe),//GPIO B.io_pads_gpioB_i_ival(dut_io_pads_gpioB_i_ival),.io_pads_gpioB_o_oval(dut_io_pads_gpioB_o_oval),.io_pads_gpioB_o_oe (dut_io_pads_gpioB_o_oe),//QPSI.io_pads_qspi0_sck_o_oval (),.io_pads_qspi0_cs_0_o_oval(),.io_pads_qspi0_dq_0_i_ival(),.io_pads_qspi0_dq_0_o_oval(),.io_pads_qspi0_dq_0_o_oe (),.io_pads_qspi0_dq_1_i_ival(),.io_pads_qspi0_dq_1_o_oval(),.io_pads_qspi0_dq_1_o_oe (),.io_pads_qspi0_dq_2_i_ival(),.io_pads_qspi0_dq_2_o_oval(),.io_pads_qspi0_dq_2_o_oe (),.io_pads_qspi0_dq_3_i_ival(),.io_pads_qspi0_dq_3_o_oval(),.io_pads_qspi0_dq_3_o_oe (),/*//QPSI.io_pads_qspi0_sck_o_oval (dut_io_pads_qspi0_sck_o_oval),.io_pads_qspi0_cs_0_o_oval(dut_io_pads_qspi0_cs_0_o_oval),.io_pads_qspi0_dq_0_i_ival(dut_io_pads_qspi0_dq_0_i_ival),.io_pads_qspi0_dq_0_o_oval(dut_io_pads_qspi0_dq_0_o_oval),.io_pads_qspi0_dq_0_o_oe (dut_io_pads_qspi0_dq_0_o_oe),.io_pads_qspi0_dq_1_i_ival(dut_io_pads_qspi0_dq_1_i_ival),.io_pads_qspi0_dq_1_o_oval(dut_io_pads_qspi0_dq_1_o_oval),.io_pads_qspi0_dq_1_o_oe (dut_io_pads_qspi0_dq_1_o_oe),.io_pads_qspi0_dq_2_i_ival(dut_io_pads_qspi0_dq_2_i_ival),.io_pads_qspi0_dq_2_o_oval(dut_io_pads_qspi0_dq_2_o_oval),.io_pads_qspi0_dq_2_o_oe (dut_io_pads_qspi0_dq_2_o_oe),.io_pads_qspi0_dq_3_i_ival(dut_io_pads_qspi0_dq_3_i_ival),.io_pads_qspi0_dq_3_o_oval(dut_io_pads_qspi0_dq_3_o_oval),.io_pads_qspi0_dq_3_o_oe (dut_io_pads_qspi0_dq_3_o_oe),*///RST_N.io_pads_aon_erst_n_i_ival(ck_rst),//PMU.io_pads_aon_pmu_dwakeup_n_i_ival(),.io_pads_aon_pmu_vddpaden_o_oval (),.io_pads_aon_pmu_padrst_o_oval (),/*.io_pads_aon_pmu_dwakeup_n_i_ival(dut_io_pads_aon_pmu_dwakeup_n_i_ival),.io_pads_aon_pmu_vddpaden_o_oval(dut_io_pads_aon_pmu_vddpaden_o_oval),.io_pads_aon_pmu_padrst_o_oval (dut_io_pads_aon_pmu_padrst_o_oval ),*/.io_pads_bootrom_n_i_ival (dut_io_pads_bootrom_n_i_ival),.io_pads_dbgmode0_n_i_ival (dut_io_pads_dbgmode0_n_i_ival),.io_pads_dbgmode1_n_i_ival (dut_io_pads_dbgmode1_n_i_ival),.io_pads_dbgmode2_n_i_ival (dut_io_pads_dbgmode2_n_i_ival) ); // Assign reasonable values to otherwise unconnected inputs to chip top /* wire IO_BUFF_dwakeup_o; IO_BUFF IO_BUFF_dwakeup_n ( .O(IO_BUFF_dwakeup_o), .IO(mcu_wakeup), .I(1’b1), .T(1’b1) ); assign dut_io_pads_aon_pmu_dwakeup_n_i_ival = (~IO_BUFF_dwakeup_o); assign dut_io_pads_aon_pmu_vddpaden_i_ival = 1’b1; */ //————————-GPIO for UART—————————- // 16—->UART0:RX UART1:RX // 17—->UART0:TX UART1:TX // 18—->UART2:RX // 19—->UART2:TX //UART0 IO_BUFF uart0_rx_IO_BUFF ( .O (dut_io_pads_gpioA_i_ival[16]), // Buffer output .IO (uart0_rx), // Buffer inout port (connect directly to top-level port) .I (dut_io_pads_gpioA_o_oval[16]), // Buffer input .T (~dut_io_pads_gpioA_o_oe[16]) // 3-state enable input, high=input, low=output ); IO_BUFF uart0_tx_IO_BUFF ( .O (dut_io_pads_gpioA_i_ival[17]), .IO (uart0_tx), .I (dut_io_pads_gpioA_o_oval[17]), .T (~dut_io_pads_gpioA_o_oe[17]) ); // //UART1 // IO_BUFF uart1_rx_IO_BUFF // ( // .O (dut_io_pads_gpioB_i_ival[16]), // .IO (uart1_rx), // .I (dut_io_pads_gpioB_o_oval[16]), // .T (~dut_io_pads_gpioB_o_oe[16]) // ); // IO_BUFF uart1_tx_IO_BUFF // ( // .O (dut_io_pads_gpioB_i_ival[17]), // .IO (uart1_tx), // .I (dut_io_pads_gpioB_o_oval[17]), // .T (~dut_io_pads_gpioB_o_oe[17]) // ); // //UART2 // IO_BUFF uart2_rx_IO_BUFF // ( // .O (dut_io_pads_gpioA_i_ival[18]), // .IO (uart2_rx), // .I (dut_io_pads_gpioA_o_oval[18]), // .T (~dut_io_pads_gpioA_o_oe[18]) // ); // IO_BUFF uart2_tx_IO_BUFF // ( // .O (dut_io_pads_gpioA_i_ival[19]), // .IO (uart2_tx), // .I (dut_io_pads_gpioA_o_oval[19]), // .T (~dut_io_pads_gpioA_o_oe[19]) // ); //————————-GPIO for LEDs—————————- IO_BUFF gpioA_0_IO_BUFF ( .O (dut_io_pads_gpioA_i_ival[0]), .IO (gpioA_0), .I (dut_io_pads_gpioA_o_oval[0]), .T (~dut_io_pads_gpioA_o_oe[0]) ); IO_BUFF gpioA_1_IO_BUFF ( .O (dut_io_pads_gpioA_i_ival[1]), .IO (gpioA_1), .I (dut_io_pads_gpioA_o_oval[1]), .T (~dut_io_pads_gpioA_o_oe[1]) ); IO_BUFF gpioA_2_IO_BUFF ( .O (dut_io_pads_gpioA_i_ival[2]), .IO (gpioA_2), .I (dut_io_pads_gpioA_o_oval[2]), .T (~dut_io_pads_gpioA_o_oe[2]) ); IO_BUFF gpioA_3_IO_BUFF ( .O (dut_io_pads_gpioA_i_ival[3]), .IO (gpioA_3), .I (dut_io_pads_gpioA_o_oval[3]), .T (~dut_io_pads_gpioA_o_oe[3]) ); IO_BUFF gpioA_4_IO_BUFF ( .O (dut_io_pads_gpioA_i_ival[4]), .IO (gpioA_4), .I (dut_io_pads_gpioA_o_oval[4]), .T (~dut_io_pads_gpioA_o_oe[4]) ); IO_BUFF gpioA_5_IO_BUFF ( .O (dut_io_pads_gpioA_i_ival[5]), .IO (gpioA_5), .I (dut_io_pads_gpioA_o_oval[5]), .T (~dut_io_pads_gpioA_o_oe[5]) ); IO_BUFF gpioA_6_IO_BUFF ( .O (dut_io_pads_gpioA_i_ival[6]), .IO (gpioA_6), .I (dut_io_pads_gpioA_o_oval[6]), .T (~dut_io_pads_gpioA_o_oe[6]) ); IO_BUFF gpioA_7_IO_BUFF ( .O (dut_io_pads_gpioA_i_ival[7]), .IO (gpioA_7), .I (dut_io_pads_gpioA_o_oval[7]), .T (~dut_io_pads_gpioA_o_oe[7]) ); //————————-GPIO for OLED—————————- IO_BUFF gpioA_20_IO_BUFF ( .O (dut_io_pads_gpioA_i_ival[20]), .IO (gpioA_20), .I (dut_io_pads_gpioA_o_oval[20]), .T (~dut_io_pads_gpioA_o_oe[20]) ); IO_BUFF gpioA_21_IO_BUFF ( .O (dut_io_pads_gpioA_i_ival[21]), .IO (gpioA_21), .I (dut_io_pads_gpioA_o_oval[21]), .T (~dut_io_pads_gpioA_o_oe[21]) ); IO_BUFF gpioA_22_IO_BUFF ( .O (dut_io_pads_gpioA_i_ival[22]), .IO (gpioA_22), .I (dut_io_pads_gpioA_o_oval[22]), .T (~dut_io_pads_gpioA_o_oe[22]) ); IO_BUFF gpioA_23_IO_BUFF ( .O (dut_io_pads_gpioA_i_ival[23]), .IO (gpioA_23), .I (dut_io_pads_gpioA_o_oval[23]), .T (~dut_io_pads_gpioA_o_oe[23]) ); IO_BUFF gpioA_24_IO_BUFF ( .O (dut_io_pads_gpioA_i_ival[24]), .IO (gpioA_24), .I (dut_io_pads_gpioA_o_oval[24]), .T (~dut_io_pads_gpioA_o_oe[24]) ); IO_BUFF gpioA_25_IO_BUFF ( .O (dut_io_pads_gpioA_i_ival[25]), .IO (gpioA_25), .I (dut_io_pads_gpioA_o_oval[25]), .T (~dut_io_pads_gpioA_o_oe[25]) ); //————————-GPIO for SD Card—————————- // IO_BUFF gpioA_26_IO_BUFF // ( // .O (dut_io_pads_gpioA_i_ival[26]), // .IO (gpioA_26), // .I (dut_io_pads_gpioA_o_oval[26]), // .T (~dut_io_pads_gpioA_o_oe[26]) // ); // IO_BUFF gpioA_27_IO_BUFF // ( // .O (dut_io_pads_gpioA_i_ival[27]), // .IO (gpioA_27), // .I (dut_io_pads_gpioA_o_oval[27]), // .T (~dut_io_pads_gpioA_o_oe[27]) // ); // IO_BUFF gpioA_28_IO_BUFF // ( // .O (dut_io_pads_gpioA_i_ival[28]), // .IO (gpioA_28), // .I (dut_io_pads_gpioA_o_oval[28]), // .T (~dut_io_pads_gpioA_o_oe[28]) // ); // IO_BUFF gpioA_29_IO_BUFF // ( // .O (dut_io_pads_gpioA_i_ival[29]), // .IO (gpioA_29), // .I (dut_io_pads_gpioA_o_oval[29]), // .T (~dut_io_pads_gpioA_o_oe[29]) // ); // IO_BUFF gpioA_30_IO_BUFF // ( // .O (dut_io_pads_gpioA_i_ival[30]), // .IO (gpioA_30), // .I (dut_io_pads_gpioA_o_oval[30]), // .T (~dut_io_pads_gpioA_o_oe[30]) // ); // IO_BUFF gpioA_31_IO_BUFF // ( // .O (dut_io_pads_gpioA_i_ival[31]), // .IO (gpioA_31), // .I (dut_io_pads_gpioA_o_oval[31]), // .T (~dut_io_pads_gpioA_o_oe[31]) // ); //————————-GPIO B—————————- // IO_BUFF gpioB_0_IO_BUFF // ( // .O (dut_io_pads_gpioB_i_ival[0]), // .IO (gpioB_0), // .I (dut_io_pads_gpioB_o_oval[0]), // .T (~dut_io_pads_gpioB_o_oe[0]) // ); // IO_BUFF gpioB_1_IO_BUFF // ( // .O (dut_io_pads_gpioB_i_ival[1]), // .IO (gpioB_1), // .I (dut_io_pads_gpioB_o_oval[1]), // .T (~dut_io_pads_gpioB_o_oe[1]) // ); // IO_BUFF gpioB_2_IO_BUFF // ( // .O (dut_io_pads_gpioB_i_ival[2]), // .IO (gpioB_2), // .I (dut_io_pads_gpioB_o_oval[2]), // .T (~dut_io_pads_gpioB_o_oe[2]) // ); // IO_BUFF gpioB_3_IO_BUFF // ( // .O (dut_io_pads_gpioB_i_ival[3]), // .IO (gpioB_3), // .I (dut_io_pads_gpioB_o_oval[3]), // .T (~dut_io_pads_gpioB_o_oe[3]) // ); // IO_BUFF gpioB_4_IO_BUFF // ( // .O (dut_io_pads_gpioB_i_ival[4]), // .IO (gpioB_4), // .I (dut_io_pads_gpioB_o_oval[4]), // .T (~dut_io_pads_gpioB_o_oe[4]) // ); // IO_BUFF gpioB_5_IO_BUFF // ( // .O (dut_io_pads_gpioB_i_ival[5]), // .IO (gpioB_5), // .I (dut_io_pads_gpioB_o_oval[5]), // .T (~dut_io_pads_gpioB_o_oe[5]) // ); // IO_BUFF gpioB_6_IO_BUFF // ( // .O (dut_io_pads_gpioB_i_ival[6]), // .IO (gpioB_6), // .I (dut_io_pads_gpioB_o_oval[6]), // .T (~dut_io_pads_gpioB_o_oe[6]) // ); // IO_BUFF gpioB_7_IO_BUFF // ( // .O (dut_io_pads_gpioB_i_ival[7]), // .IO (gpioB_7), // .I (dut_io_pads_gpioB_o_oval[7]), // .T (~dut_io_pads_gpioB_o_oe[7]) // ); endmodule 2.IO 约束 IO_LOC “mcu_TDI” C15; IO_PORT “mcu_TDI” IO_TYPE=LVCMOS33 PULL_MODE=UP DRIVE=12 BANK_VCCIO=3.3; IO_LOC “mcu_TMS” D15; IO_PORT “mcu_TMS” IO_TYPE=LVCMOS33 PULL_MODE=KEEPER DRIVE=12 BANK_VCCIO=3.3; IO_LOC “mcu_TDO” B13; IO_PORT “mcu_TDO” IO_TYPE=LVCMOS33 PULL_MODE=NONE DRIVE=12 BANK_VCCIO=3.3; IO_LOC “mcu_TCK” D16; IO_PORT “mcu_TCK” IO_TYPE=LVCMOS33 PULL_MODE=UP DRIVE=12 BANK_VCCIO=3.3; IO_LOC “gpioA_25” F18; IO_PORT “gpioA_25” IO_TYPE=LVCMOS33 PULL_MODE=NONE DRIVE=8 BANK_VCCIO=3.3; IO_LOC “gpioA_24” F19; IO_PORT “gpioA_24” IO_TYPE=LVCMOS33 PULL_MODE=NONE DRIVE=8 BANK_VCCIO=3.3; IO_LOC “gpioA_23” E18; IO_PORT “gpioA_23” IO_TYPE=LVCMOS33 PULL_MODE=NONE DRIVE=8 BANK_VCCIO=3.3; IO_LOC “gpioA_22” B17; IO_PORT “gpioA_22” IO_TYPE=LVCMOS33 PULL_MODE=NONE DRIVE=8 BANK_VCCIO=3.3; IO_LOC “gpioA_21” E16; IO_PORT “gpioA_21” IO_TYPE=LVCMOS33 PULL_MODE=NONE DRIVE=8 BANK_VCCIO=3.3; IO_LOC “gpioA_20” D17; IO_PORT “gpioA_20” IO_TYPE=LVCMOS33 PULL_MODE=NONE DRIVE=8 BANK_VCCIO=3.3; IO_LOC “gpioA_7” F16; IO_PORT “gpioA_7” IO_TYPE=LVCMOS33 PULL_MODE=NONE DRIVE=8 BANK_VCCIO=3.3; IO_LOC “gpioA_6” D20; IO_PORT “gpioA_6” IO_TYPE=LVCMOS33 PULL_MODE=NONE DRIVE=8 BANK_VCCIO=3.3; IO_LOC “gpioA_5” E19; IO_PORT “gpioA_5” IO_TYPE=LVCMOS33 PULL_MODE=NONE DRIVE=8 BANK_VCCIO=3.3; IO_LOC “gpioA_4” A20; IO_PORT “gpioA_4” IO_TYPE=LVCMOS33 PULL_MODE=NONE DRIVE=8 BANK_VCCIO=3.3; IO_LOC “gpioA_3” K21; IO_PORT “gpioA_3” IO_TYPE=LVCMOS33 PULL_MODE=NONE DRIVE=8 BANK_VCCIO=3.3; IO_LOC “gpioA_2” L21; IO_PORT “gpioA_2” IO_TYPE=LVCMOS33 PULL_MODE=NONE DRIVE=8 BANK_VCCIO=3.3; IO_LOC “gpioA_1” N22; IO_PORT “gpioA_1” IO_TYPE=LVCMOS33 PULL_MODE=NONE DRIVE=8 BANK_VCCIO=3.3; IO_LOC “gpioA_0” M22; IO_PORT “gpioA_0” IO_TYPE=LVCMOS33 PULL_MODE=NONE DRIVE=8 BANK_VCCIO=3.3; IO_LOC “uart0_tx” B16; IO_PORT “uart0_tx” IO_TYPE=LVCMOS33 PULL_MODE=NONE DRIVE=12 BANK_VCCIO=3.3; IO_LOC “uart0_rx” C17; IO_PORT “uart0_rx” IO_TYPE=LVCMOS33 PULL_MODE=NONE DRIVE=12 BANK_VCCIO=3.3; IO_LOC “mcu_rst” F15; IO_PORT “mcu_rst” IO_TYPE=LVCMOS33 PULL_MODE=NONE BANK_VCCIO=3.3; IO_LOC “clk” Y18; IO_PORT “clk” IO_TYPE=LVCMOS33 PULL_MODE=NONE BANK_VCCIO=3.3; 3.开发板硬件拓展IO 4.开发板硬件连接图 5.调试器 6.连接后设备管理器 7.从rom启动,调试过程一直卡在百分之50 8.然后报错!! 请各位大佬指点!!!!! |
|
相关推荐
|
|
只有小组成员才能发言,加入小组>>
在软件SDK中选择不同的下载模式时,是哪个部件更改了QSPI0中寄存器的值?
656 浏览 2 评论
cmt_instret_ena的使能为什么要排除branch等指令造成流水线冲刷的情况?
830 浏览 1 评论
e203 rom启动仅仅是引导到itcm执行指令吗?flash启动就是加载指令到itcm中吗?
956 浏览 1 评论
/9
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-12-1 10:51 , Processed in 0.711608 second(s), Total 41, Slave 34 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191

淘帖
813
