完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
如题,我的目标板有一片 STM32L432KBU6。现在在开发过程中想要禁用掉 nJTRST 把 PB4 用作 GPIO,但又不想因此中断四线制 JTAG。这该怎么办?
限制条件:
我之前是做过类似的设计的:STM32F103C8T6 + XC2C32A CPLD 共用一个 JTAG 接口。STM32F1 可以通过 AFIO->MAPR 去禁用掉 nJTRST 而不影响 JTAG 调试接口和 Xilinx iMPACT 通过 JTAG 烧录 CPLD。现在的问题是 STM32L432KBU6 取消了 AFIO 改作 SYSCFG,但 SYSCFG 里面也没有找到对应的寄存器,而直接修修改 GPIOB->AFIO[0] 寄存器把 PB4 从 AFIO 0 改成 AFIO 5(SPI1)会中断 JTAG 调试。如何解决? |
|
相关推荐
1个回答
|
|
要禁用nJTRST并保持JTAG不中断,可以按照以下步骤进行操作:
1. 首先,需要配置PB4引脚用作GPIO。查找STM32L432KBU6的参考手册或寄存器手册,找到GPIO配置寄存器和引脚模式配置寄存器。然后使用寄存器操作将PB4配置为输出模式。 2. 接下来,需要禁用nJTRST。查找JTAG寄存器或控制寄存器,找到nJTRST禁用位。设置该位以禁用nJTRST信号。在STM32L4系列中,通常是通过JTAG-DP(JTAG调试端口)或TAP控制寄存器来控制nJTRST。 3. 完成上述配置后,PB4将被用作GPIO,而nJTRST将被禁用。确保其他JTAG引脚(TDI、TMS和TCK)仍连接到正确的引脚。 请注意,具体的操作步骤和寄存器名称可能会因芯片型号和版本而有所不同。可能需要参考STM32L432KBU6的参考手册或寄存器手册来获得更准确的信息。 |
|
|
|
只有小组成员才能发言,加入小组>>
调试STM32H750的FMC总线读写PSRAM遇到的问题求解?
1649 浏览 1 评论
X-NUCLEO-IHM08M1板文档中输出电流为15Arms,15Arms是怎么得出来的呢?
1566 浏览 1 评论
994 浏览 2 评论
STM32F030F4 HSI时钟温度测试过不去是怎么回事?
693 浏览 2 评论
ST25R3916能否对ISO15693的标签芯片进行分区域写密码?
1613 浏览 2 评论
1871浏览 9评论
STM32仿真器是选择ST-LINK还是选择J-LINK?各有什么优势啊?
656浏览 4评论
STM32F0_TIM2输出pwm2后OLED变暗或者系统重启是怎么回事?
526浏览 3评论
543浏览 3评论
stm32cubemx生成mdk-arm v4项目文件无法打开是什么原因导致的?
515浏览 3评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-27 15:37 , Processed in 0.604943 second(s), Total 45, Slave 39 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号