完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
在调试CY8C4146时,软件上配置一个外部IO下降沿触发中断,硬件如下,在管脚2配置为外部I/O中断,在刚上电时会误触发一次。同样的方式在CY8C4147上测试则不会发生此现象,请帮忙分析一下,多谢!
说明1:CP1+,CP1-,片内的比较器±输入端,CP1为片内的比较器输出端,经过外部电路滤波信号(ALM)输入芯片的第2管脚 说明2:芯片第二管脚配置如下图: |
|
相关推荐
1个回答
|
|
你是怎么判断误触发的? 你有没有用示波器测一下这个管脚的信号?
是否可以接受在ISR的中断处理函数里面读一下这个管脚的信号是不是低,如果不是低,则直接清中断,不做任何操作。 |
|
|
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
176 浏览 0 评论
为什么用FatFS在SD卡创建文件,在单片机上读写正常,用读卡器插到电脑上就什么都没有
1524 浏览 0 评论
1395 浏览 2 评论
《DNK210使用指南 -CanMV版 V1.0》第九章 打印输出实验
575 浏览 0 评论
stm32f407+ksz8863rlli概率性ping不通
1281 浏览 1 评论
【youyeetoo X1 windows 开发板体验】少儿AI智能STEAM积木平台
11394 浏览 31 评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-10-4 10:55 , Processed in 0.674317 second(s), Total 75, Slave 58 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号