完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
|
问题一:在使用AD9266-80评估板的时候,测量的AD芯片的DRVDD是1.8V,这是不是说明高电平对应的就是1.8V?怎样转换成3.3V呢?我使用的FPGA核心板是3.3V的。
问题二:对照网上给的9649EE01B_SCH, U105应该是产生3.3V的电压芯片,但是我的板子上是1.8V的? 需求一:不知道能不能给一份评估板自己的9649CE01A的原理图? 需求二:不知道谁用这块评估板与FPGA核心板连用过啊?求一份AD Verilog程序,AD9266的时序好特殊的样子,不是在DCO的上升沿或下降沿,有延迟。。 |
|
相关推荐
|
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
252 浏览 0 评论
5V供电情况下JFET前级放大电路怎么实现,JFET能不能先将信号放大到2-3mv,然后在用单运放进行1000倍左右放大?
2020 浏览 0 评论
1209 浏览 0 评论
USB Type-C的双角色端口(DRP)我这样设计可以吗?
752 浏览 0 评论
1911 浏览 0 评论
/9
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-12-2 02:58 , Processed in 0.567551 second(s), Total 72, Slave 54 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191

淘帖
602