完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
1.参考电压问题:我采用单端DC耦合输入,也就是输入信号的基准电压是1.6V,意味着芯片VREF是给1.6V的基准电压,那么AVDD供电电压还是5V么,我理解的数据手册上意思是AVDD电压最好为VREF的二倍,这样动态性能更好,AVDD是不是需要变为3.2V?
2.我用DSP给芯片提供时钟信号,视为模拟信号,DSP输出高电平为3.3V,但是数据手册上AVDD为5V的时候CLK高电平最小为3.5V,(第一个问题AVDD可以变为3.2V的情况下)AVDD我用3.2V供电可以么?这时候是不是就可以直接用DSP驱动CLK输入信号了?如果AVDD必须5V供电,那么CLK我用哪一款电压驱动芯片把3.3V高电平变为3.5V以上?(CLK设置为5M) |
|
相关推荐
|
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
156 浏览 0 评论
477 浏览 1 评论
862 浏览 1 评论
1040 浏览 2 评论
为什么在频率为10^3 Hz处,产生的相移就可以确定约为-90度
1610 浏览 1 评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-28 05:41 , Processed in 0.557464 second(s), Total 70, Slave 53 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号