完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
我想用AD9467进行射频信号的欠采样处理,如何设计前端的调理电路来保证其抗混叠和阻抗匹配呢?前端射频信号是500MHz±5MHz的信号,经过500±6MHz的带通滤波器和射频放大器对信号进行滤波放大之后直接进入ADC进行欠采样处理(ADC的时钟是117MHz)!之前遇到的欠采样问题是,当信号是50MHz左右时,ADC可以达到满量程的,信号衰减较少,当达到500MHz输入时,ADC就达不到满量程了,衰减信号很大,只能进一步在前端进行放大才能满足ADC的满量程,我觉得这个是阻抗匹配的问题!
所以我想请教几个问题: 1、如何设计ADC的前端匹配电路,使其阻抗匹配,输入信号衰减较小? 2、如何设计一个可靠的抗混叠滤波,使其抗混叠效果明显,因为我的前端已经加入了带通滤波器,可是效果依旧不是很理想,很多次谐波分量? 3、如果有更好的方案推荐的话,会非常感激您的! |
|
相关推荐 |
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
为什么在频率为10^3 Hz处,产生的相移就可以确定约为-90度
917 浏览 1 评论
【高手问答】电路的功能是为了0.6v到40v之间调压,运放发热严重
3204 浏览 8 评论
USB3.0 工业相机的传输速率是否受到电脑主板某些硬件的限制?
1180 浏览 0 评论
2374 浏览 1 评论
1317 浏览 0 评论
浏览过的版块 |
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-22 13:28 , Processed in 0.468147 second(s), Total 41, Slave 33 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号