完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
|
如题,参考板上没有细说HMC7044给9172的时钟电平是哪个?我看两个手册,7044只有LVDS_HIGH才能完全满足9172的时钟输入电平范围。
但是参考板给出的时钟是2G,这就不能用LVDS了,但7044其他的电平与9172的时钟输入电平都会有一点偏差。那么9172参考板上7044给出的时钟电平是什么呢? |
|
相关推荐
1个回答
|
|
|
如果是2GHz的时钟,LVPECL可以使用的,AD9172时钟输入的最大典型功率要求比HMC7044的理想输出低1.5dB,但是考虑到匹配线损等因素,是能满足要求的。
如果输入时钟要在1G到2G的范围内,那么可以考虑CML LOW。 |
|
|
|
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
1744 浏览 0 评论
1172 浏览 1 评论
5V供电情况下JFET前级放大电路怎么实现,JFET能不能先将信号放大到2-3mv,然后在用单运放进行1000倍左右放大?
2345 浏览 1 评论
1485 浏览 0 评论
USB Type-C的双角色端口(DRP)我这样设计可以吗?
871 浏览 0 评论
/9
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-12-8 11:28 , Processed in 0.759022 second(s), Total 76, Slave 58 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191

淘帖
504