完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
我正在优化启动速度,ddr 训练在 SPL 中需要 360ms,所以我想跳过它。
我厌倦了在 ddr 训练后注意 ddrphy_trained_csr[] 和 g_cdd_max[],注释掉 ddr 训练代码,将数组写入 reg。 但它会在执行完 malloc 语句后重新启动。 有谁知道如何跳过DDR训练?(下图是我修改的) tical-align:inherit;"> 不能跳过 SPL 的 DDR 培训。 i.MX8M 系列的 Linux 启动时间优化 (nxp.com) AN 提供了启动时间优化,这可能对您有所帮助。 此致 哈维 |
|
相关推荐
|
|
只有小组成员才能发言,加入小组>>
1907个成员聚集在这个小组
加入小组我的项目我做主,使用GN+Ninja来完成构建系统(VSCode开发RT106X)
36358 浏览 0 评论
NXP IMX8应用处理器快速入门必备:技巧、使用、设计指南
4395 浏览 0 评论
6050 浏览 1 评论
6763 浏览 0 评论
NXP i.MX6UL开发板(linux系统烧录+规格+硬件+模块移植)使用手册
4212 浏览 0 评论
619浏览 2评论
求助,S32G上Core M启动后如何让Core A在Flash指定位置加载uboot?
614浏览 2评论
ESP32-WROVER-IE + LAN8720以太网,GPIO0电压只有1.6v,无法正常进入spi flash boot模式如何解决?
606浏览 2评论
求分享适用于PN7160 Android的NFC工厂测试应用程序
694浏览 2评论
798浏览 2评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-22 13:47 , Processed in 1.339559 second(s), Total 77, Slave 60 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号