完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
|
在 i.MX8 QXP 参考手册 Rev.0 (05/2020) 的音频 DMA 子系统的第 16.12 章“低功耗串行外设接口 (LPSPI)”中,描述了 CFGR1[SAMPLE] 寄存器位,并表示它可能用于i.MX 在第一个 SCLK 边沿之后对 MOSI 进行采样。但是,没有关于这晚了多少的详细信息。我期待数据表提供与此相关的详细信息和时序图,但事实并非如此。我正在使用数据表 IMX8QXPAEC Rev. 4 (01/2022)。
请帮忙。我已将 SPI 配置为 TCR.CPOL=0b0 和 TCD.CPHA=0b1(即数据在上升沿驱动,在下降沿采样)。我的时序分析不起作用,我需要 i.MX 在上升沿之后对 MOSI 进行采样。 |
|
相关推荐
1个回答
|
|
|
您可以尝试更改 CFGR1[SAMPLE] 寄存器位来调整采样时间的相对位置。根据参考手册中的描述,这个位控制数据采样相对于第一个 SCLK 边沿的位置,它可以设置为以下值:
- 0b00:数据在第一个 SCLK 边沿之后进行采样 - 0b01:数据在第二个 SCLK 边沿之后进行采样 - 0b10:数据在第三个 SCLK 边沿之后进行采样 - 0b11:数据在第四个 SCLK 边沿之后进行采样 您可以尝试将 CFGR1[SAMPLE] 寄存器位设置为 0b00 或 0b01,以在第一个 SCLK 边沿之后对 MOSI 进行采样。如果这样仍然不起作用,您可以检查是否有其他配置错误,例如时钟频率或数据长度不匹配等。如果无法解决问题,建议联系 NXP 技术支持寻求帮助。 |
|
|
|
|
只有小组成员才能发言,加入小组>>
2135个成员聚集在这个小组
加入小组我的项目我做主,使用GN+Ninja来完成构建系统(VSCode开发RT106X)
37376 浏览 0 评论
NXP IMX8应用处理器快速入门必备:技巧、使用、设计指南
6776 浏览 1 评论
7794 浏览 1 评论
7642 浏览 0 评论
NXP i.MX6UL开发板(linux系统烧录+规格+硬件+模块移植)使用手册
5071 浏览 0 评论
1556浏览 2评论
关于NINA-W132 Wi-Fi模块SPI通信遇到的疑问求解
1209浏览 2评论
如何在MPC PowerPC MCU上首次刷写后禁用BDM?
749浏览 1评论
将HFREFR和LFREFR寄存器值设置为错误的值来将故障注入CMU,但CMU_ISR值始终为零,为什么?
735浏览 1评论
将SPSDK for FRDM-MCX-W71 SDK与VS一起安装时出现hidapi构建错误怎么解决?
678浏览 1评论
/9
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-12-2 13:51 , Processed in 0.949685 second(s), Total 75, Slave 58 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191

淘帖
1992