完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
我正在开发一个带有 LPC54102 处理器的新项目。
在我的应用中,LPC54102 配置为 SPI 从设备。当外部 SPI 主处理器尝试以高于 1 MHz 的频率与从处理器通信并且在 SPI 数据字节之间没有延迟时,从处理器通过 SPI 总线回复重复字节。 如果主处理器在大约 10 uS 的数据字节之间插入延迟,则从处理器会正确回复高达 20 MHz 的 SPI 时钟。 我的意见是从属处理器的速度不够快,无法填充他的 SPI 输出缓冲区。 请帮助我理解? |
|
相关推荐
|
|
只有小组成员才能发言,加入小组>>
1930个成员聚集在这个小组
加入小组我的项目我做主,使用GN+Ninja来完成构建系统(VSCode开发RT106X)
36414 浏览 0 评论
NXP IMX8应用处理器快速入门必备:技巧、使用、设计指南
4782 浏览 1 评论
6099 浏览 1 评论
6807 浏览 0 评论
NXP i.MX6UL开发板(linux系统烧录+规格+硬件+模块移植)使用手册
4243 浏览 0 评论
641浏览 2评论
求助,S32G上Core M启动后如何让Core A在Flash指定位置加载uboot?
637浏览 2评论
ESP32-WROVER-IE + LAN8720以太网,GPIO0电压只有1.6v,无法正常进入spi flash boot模式如何解决?
639浏览 2评论
求分享适用于PN7160 Android的NFC工厂测试应用程序
725浏览 2评论
833浏览 2评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-18 13:49 , Processed in 1.071327 second(s), Total 76, Slave 59 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号