完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
在研究V203使用时钟的时候,发现了个设置问题。
看手册HSI到PLL是可以选择不分频或者二分频,关于这个分频有两个地方提及,一个是EXTEND_CTR寄存器的bit4,一个是RCC_CFGR0寄存器的bit16,根据 EVT的示例,看出来官方是做了 EXTEN->EXTEN_CTR |= EXTEN_PLL_HSI_PRE; RCC->CFGR0 |= (uint32_t)(RCC_PLLSRC_HSI_Div2 | RCC_PLLMULL18); 这里的疑惑是EXTEN_CTR的bit4被置1了,对应为HSI 时钟作为 PLL 输入时钟,后面又写的是RCC_PLLSRC_HSI_Div2,但是手册里相关的位解释是HSI不分频或者2分频送入pll,这里认为解释较为模糊,因为在exten_ctr里并没有使能2分频。 请官方对上述问题阐述一下,并下面相关疑问做一下回复 1、能否给出一个完备的HSI预分频部分的解释或者示例(包括HSI不分频进入PLL和HSI 2分频进入PLL) 2、关于ch32v20x.h文件里 对于PLLSRC的宏定义有歧义,因为只有RCC_PLLSRC_HSI_DIV2和RCC_PLLSRC_HSE,难道这里的意思是使用HSI时 PLLSRC固定为HSI的二分频? |
|
相关推荐
1个回答
|
|
您好,关于HSI配置所涉及的两个寄存器,如下图,首先通过(RCC_CFGR0)时钟配置寄存器0的位16选择时钟源为HSE还是HSI,当选择时钟源为HSI之后,通过配置扩展控制寄存器(EXTEND_CTR)的位4配置HSI是否分频。关于这两个寄存器具体介绍,可参考CH32V203应用手册。关于HSI分频示例,在我们EVT下有对应例程。此外,关于RCC_PLLSRC_HSI_DIV2的宏定义,要针对其具体的值结合寄存器来看,在工程中,其宏定义的值为0,结合RCC_CFGR0寄存器来看即选择HSI作为时钟源,具体是否分频还要通过配置扩展控制寄存器来配置。我们在参考宏定义时,最好要根据宏定义的值参考对应寄存器来理解
|
|
|
|
只有小组成员才能发言,加入小组>>
463 浏览 1 评论
CH579M+RT-Thread,RTC从Sleep模式唤醒失败是什么原因?
2868 浏览 2 评论
2357 浏览 1 评论
807浏览 2评论
CH569通过HSPI实现USB3.0和FPGA高速双向通讯
630浏览 1评论
491浏览 1评论
CH32F103C8T6使用当前官网上的CDC例程会出现设备描述符请求失败
356浏览 1评论
630浏览 1评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-22 00:10 , Processed in 0.963903 second(s), Total 79, Slave 62 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号