完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
扫一扫,分享给好友
请问CH545芯片USBX的各个IN/OUT端点缓冲区如何分配的?
如图,地址分配中,似乎有4k的xData是分配给了USBX用作DMA缓冲区的。请问使用USBX进行设备端编程时,是不是不再需要进行端点缓冲区的地址分配了?此外求CH545的USBX上设备的示例代码,谢谢! |
|
相关推荐
3个回答
|
|
您好,以下是关于端点缓冲区的描述。
|
|
|
|
大佬大佬。请问有CH545的USBX的示例代码嘛?或者类似的芯片的也行,这边配置了一下午没配置通,USB默认设备倒是好说,和其他系列的芯片设备端差不多,但USBX的处理,尤其是对于device hub是怎么样处理比较好?
|
|
|
|
您好,编辑CH545的主机端时也出现了一个问题。
在CH545芯片中,主机控制器在一个root hub下管理四个hub端口 但好像只有root hub下的第一个端口 hub0有对设备接入的检测 如图,最后一行,杂项状态寄存器0位的标志只表示主机模式下hub0端口的连接状态。 之后我根据之前调试过的CH559的芯片手册,搜索到了一个状态位USB_HUB_ST,在CH545芯片的芯片手册和CH545.H文件内也找到了这个状态位: 如图,DATASHEET内没有对这个寄存器的详细介绍 如图,对应寄存器在CH545.h文件内被定义了 所以说是CH545内hub0的连接状态同时有两个寄存器可以查看嘛? 还是说只有hub0的是有效的,其他的在芯片手册内没有详细介绍,但代码内可以看到的这几个状态位实际上有什么问题? 芯片没调通,暂时心里有点方。。。所以说是没设计这几个状态位还是芯片手册介绍漏了一个状态位?T^T |
|
|
|
只有小组成员才能发言,加入小组>>
468 浏览 1 评论
CH579M+RT-Thread,RTC从Sleep模式唤醒失败是什么原因?
2871 浏览 2 评论
2359 浏览 1 评论
812浏览 2评论
CH569通过HSPI实现USB3.0和FPGA高速双向通讯
637浏览 1评论
495浏览 1评论
CH32F103C8T6使用当前官网上的CDC例程会出现设备描述符请求失败
360浏览 1评论
636浏览 1评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-25 00:20 , Processed in 1.018658 second(s), Total 83, Slave 66 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号