完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
我觉得图片的例子意思是找到一个驱动PIN的最大转换时间的一半,作为输入端口允许的最大转换时间,那么输入的转换时间最大去了一半,再加上外面的线导致的转换时间的增加,就可以满足约束要求,感觉是这个意思。
总体来说,就是找到耗时比较大的cell,然后约束一下让他的transition time变小,提高timing。[ |
|
|
|
我觉得图片的例子意思是找到一个驱动PIN的最大转换时间的一半,作为输入端口允许的最大转换时间,那么输入 ... 嗯嗯,但是,我们在设计的时候不应该是按照最大的transition去约束吗?就比如这个用来做驱动的pin,它允许的最大transition是约束的两倍,那么在由这个约束产生的电路中,一旦用这个pin来驱动,岂不是会因为transition过长,导致setup时间可能违例吗? |
|
|
|
|
|
|
|
只有小组成员才能发言,加入小组>>
2894 浏览 3 评论
27697 浏览 2 评论
3472 浏览 2 评论
3982 浏览 4 评论
基于采用FPGA控制MV-D1024E系列相机的图像采集系统设计
2332 浏览 3 评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-22 11:00 , Processed in 0.433224 second(s), Total 52, Slave 43 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号