发 帖  
原厂入驻New
[资料]

高压PCB设计:如何把控爬电距离和间隙距离?

2021-4-14 16:18:14  470 PCB pcb设计 PCB线路板
分享
本帖最后由 松山归人 于 2021-4-14 17:11 编辑

详情见附件。高压PCB设计:如何把控爬电距离和间隙距离?
当我是本科生时,我做了很多电化学蚀刻。我把它放在我的简历上多年,因为采访者总是对听到有关使用高压电源和可怕化学品的兴趣。后来,我意识到我不想被聘用,因为他们想要一个对高风险工作环境漠不关心的人。 那时我开始研究高压爬电和清除PCB设计。我对高压产品所需的标准感到惊讶。我也松了一口气。虽然我不能阻止研究生从McGyvering我们的高压产品,但我确实知道有板级保护和绝缘安全。
什么时候安全需要特定的间距规则?
并非每个PCB设计都有与高压PCB设计所需的间距相同的严格规则。通常,如果您的产品的正常工作电压达到或超过30 VAC或60 VDC,那么您应该非常勤勉地考虑电路板设计中的间距规则。如果您有高密度电路板,特别是高压电路板,则需要更加关注。高密度使间距变得更加棘手,对保护更为重要。

6

高压PCB设计:为何把控爬电距离和间隙距离?.pdf

下载积分: 积分 -1 分

325.82 KB , 下载次数: 25 , 下载积分: 积分 -1 分

分享淘帖 显示全部楼层
最近下载过的用户(24)
· 2021-4-14 17:13:54
感谢郭嘉老师的分享 !
· 2021-4-14 22:02:20
感谢楼主分享,经常接触变频器用的到
· 2021-4-15 22:40:13
没有什么内容啊

评论

高级模式
您需要登录后才可以回帖 登录 | 注册

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容图片侵权或者其他问题,请联系本站作侵删。 侵权投诉
发资料
关闭

站长推荐 上一条 /4 下一条

快速回复 返回顶部 返回列表