完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
用函发产生CLK,D一直接高电平,输出的Q因该是频率为CLK的二分之一的方波信号啊,为什么一直是高电平,我好迷谁能救救我
|
|
相关推荐
3个回答
|
|
抱歉我把D触发器和T触发器弄混了
|
|
|
|
二分频不用这么麻烦,把2脚和6脚接一起,3脚给时钟信号就行了
|
|
|
|
因为下一个时钟输出的是1D的值,而1D一直为高
|
|
|
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
multisim14.0,变压器仿真为什么出现这样的错误结果?
8904 浏览 1 评论
12915 浏览 1 评论
Multisim14.2中CD4538高电平输出为什么只有5V?
15834 浏览 2 评论
15629 浏览 1 评论
23494 浏览 4 评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-22 09:48 , Processed in 0.741734 second(s), Total 78, Slave 59 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号