发 帖  
原厂入驻New
[经验]

高速ADC的数字输出随机化器

2020-11-11 10:07:11  458 adc 模数转换器
分享
2
有时无法避免模数转换器数字输出的干扰。数字干扰可能来自电容性或电感性合或通过接地层的耦合。对于高速ADC来说,这种影响尤为明显,因为高速ADC在输出端的高速转换意味着即使很小的耦合因数也可能在ADC输出频谱中引起不良的音调。
通过在将数字输出传输芯片外之前对数字输出进行随机化,我们可以避免最麻烦的数字输出转换-即在中档输入电压下发生的从全1到全零的转换。通过在LSB和所有其他数据输出位之间应用异或逻辑运算,可以使数字输出随机化,从而降低了不想要的音调幅度。



数字输出随机化器功能等效编码电路启用数字输出随机化器后,只要LSB小于噪声,读数将被随机化。为了进行解码,在FPGA /微处理器中应用了反向操作-在LSB和所有其他位之间应用了异或操作。






数字输出随机化器解码电路转换数据LSB(D0),下溢/上溢位(OF)和时钟输出(CLK OUT)不受影响。通过将ADC数据格式寄存器中的相应位置1,可以启用输出随机化器.

相关经验

评论

高级模式
您需要登录后才可以回帖 登录 | 注册

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容图片侵权或者其他问题,请联系本站作侵删。 侵权投诉
发经验
关闭

站长推荐 上一条 /9 下一条

快速回复 返回顶部 返回列表