完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
嗨,我使用Zynq,我想通过以太网将数据转储到DDR RAM。
数据大小约为4MByte。 我在示例中使用了标准的Lwip应用程序。 获取完整数据大约需要15-20分钟。 我的Lwip BSP设置: 我收到回电: 控制台截图: 我确定问题与memcpy()和xil_printf无关,因为我也试过注释掉这些问题。问题看起来像lwip本身有接收时间问题。 也许问题与while(1)循环中的tcp_fasttmr()和tcp_slowtmr()函数有关。 这些分别称为250ms和500ms间隔。 有没有人遇到过类似的问题? 如何提高Lwip的接收速度? 谢谢 |
|
相关推荐
4个回答
|
|
您好@berker_atel,
这些是一些可以帮助提高lwip性能的设置: MEM_SIZE 524288MEMP_NUM_PBUF 1024 MEMP_NUM_TCP_SEG 1024PBUF_POOL_SIZE 8192N_RX_DESCRIPTORS = 512N_TX_DESCRIPTORS = 512TCP_SND_BUF 65535TCP_WND 65535TCP_IP_TX_CHECKSUM_OFFLOAD = trueTCP_IP_RX_CHECKSUM_OFFLOAD = true 如果您还没看过,Xapp1026也是一个很好的参考。 “不要忘记回答,不要接受并接受解决方案。” 在原帖中查看解决方案 |
|
|
|
您好@berker_atel,
这些是一些可以帮助提高lwip性能的设置: MEM_SIZE 524288MEMP_NUM_PBUF 1024 MEMP_NUM_TCP_SEG 1024PBUF_POOL_SIZE 8192N_RX_DESCRIPTORS = 512N_TX_DESCRIPTORS = 512TCP_SND_BUF 65535TCP_WND 65535TCP_IP_TX_CHECKSUM_OFFLOAD = trueTCP_IP_RX_CHECKSUM_OFFLOAD = true 如果您还没看过,Xapp1026也是一个很好的参考。 “不要忘记回答,不要接受并接受解决方案。” |
|
|
|
|
|
|
|
|
|
|
|
只有小组成员才能发言,加入小组>>
2420 浏览 7 评论
2823 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2294 浏览 9 评论
3374 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2461 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
1170浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
585浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
451浏览 1评论
2005浏览 0评论
729浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-23 13:48 , Processed in 1.341510 second(s), Total 81, Slave 65 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号