完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
我想用IBERT在XC5VLX110T中测试GTP。
当我测试X0Y4~X0Y7时,问题不会出现。 当我测试X0Y0~X0Y3时,我发现我无法打开X0Y1 GTP_Dual电源,如下所示。我无法测试X0Y0~X0Y3,因为参考时钟只是连接到X0Y1(bank122)时钟垫。 |
|
相关推荐
1个回答
|
|
GUI中提到的REFCLKOUT频率是否正确?
它说1024MHz。 这超出了GT参考时钟的范围。 -------------------------------------------------- ----------------------------别忘了回复,给予kudo并接受为解决方案--------- -------------------------------------------------- ------------------- |
|
|
|
只有小组成员才能发言,加入小组>>
2388 浏览 7 评论
2803 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2270 浏览 9 评论
3338 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2438 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
767浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
551浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
382浏览 1评论
1974浏览 0评论
691浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-28 05:22 , Processed in 1.069347 second(s), Total 77, Slave 61 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号