完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
电子发烧友论坛|
你好,
我有一个virtex4 ML402板,我需要一个最大电压为1V的输出信号。 如何更改此网络的约束来执行此操作? 或者还有另一种方式吗? 最好, JM |
|
相关推荐
29个回答
|
|
|
你提到你正在连接到SMA连接器 - 你可以放一个电压吗?
电缆另一端的分压电阻网络? 做一个小面包板 带SMA输入连接器,电阻网络,SMA输出连接器。 你需要注意阻抗,这样你就不会得到反射和信号 失真。 频率越高,您就越需要谨慎。 约翰 |
|
|
|
|
|
是的,我的意思是电阻,(在另一个项目中使用寄存器的工作太多让我开始改变名字)。
时钟将以16MHz左右的速度运行,因此我必须使用PCB而不是带有适当SMA连接器的面包板。 贝斯曼,我错过了什么,对不起我的无知,但至少理论上电阻器的阻抗是纯电阻性的,所以它不会影响我的信号相位,不是吗? 有了这个说,除数只会降低信号的电压电平然后再次,我不明白为什么它不能驱动电容负载..我不明白放大器的用途,抱歉 .. |
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
因为如果你有一个电阻源驱动电缆,你可能会碰到
2个问题: a)驱动阻抗错误导致反射和其他信号失真。 b)与负载电容耦合的驱动阻抗将导致信号 上升/下降时间要降低。 基本上,你遇到RC时间常数。 约翰P. |
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
只有小组成员才能发言,加入小组>>
3115 浏览 7 评论
3405 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2870 浏览 9 评论
3961 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
3055 浏览 15 评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
1324浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
1166浏览 1评论
/9
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-12-1 10:48 , Processed in 1.071500 second(s), Total 59, Slave 52 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191

淘帖
9404
